薄膜晶体管-液晶显示器的驱动电路制造技术

技术编号:3034013 阅读:153 留言:0更新日期:2012-04-11 18:40
一个顺序扫描和重复扫描的TFT-LCD驱动电路包括一个根据扫描方向,被显示图象的范围和第一时钟信号,以产生第二时钟信号和一组扫描模式信号的扫描模式发生器;一个脉动计数器;一个多路转换器;一个解码器;一个屏蔽逻辑;一个或非门阵列;和一个包含一组用于逻辑操作使能信号和扫描模式信号,并将它们作为扫描信号分别驱动TFT-LCD门线路的输出单元的输出单元阵列。(*该技术在2017年保护过期,可自由使用*)

Thin film transistor liquid crystal display driver circuit

A sequential scan and repeated scanning of TFT-LCD driving circuit includes a scanning direction, the displayed image range and a first clock signal to scan mode generator second clock signal and a set of scanning mode signal; a pulse counter; a multiplexer; a decoder; a shielding logic; a an OR gate array; and a logic operation for enable signal and scanning mode signal, and the output unit array output unit as scanning signal lines of the TFT-LCD drive door.

【技术实现步骤摘要】

本专利技术涉及一种新解码器型用于薄膜晶体管-液晶显示器(以后称为“TFT-LCD”),支持顺序扫描和重复扫描的驱动电路,更具体的是涉及一种不使用地址信号驱动门线路的、更易于控制的、包含较少量晶体管的、能够进行双向扫描的、支持顺序扫描和重复扫描方法的TFT-LCD驱动电路。TFT-LCD中的门驱动电路将顺序扫描信号作用于门线路以接通薄膜晶体管(TFT),从而控制数据驱动电路提供的图象信号不进入TFT-LCD面板中的象素点。这样的常规门驱动电路通常用一个由一组顺序相连的D触发器构成的移位寄存器或解码器实现。如附图说明图1所示,构成这样一个移位寄存器的主--从D触发器包括传输门TG1-TG4和非门11-14,并根据一对时钟信号CLK,CLKB锁存输入数据以产生输出Q和反相输出QB。相应地,每个主从D触发器需要16个晶体管。而且,如图2所示,门驱动电路中使用一个解码器的部分包括一个解码分别由10位高、低电平组成的地址信号A0-A9和AB0-AB9的解码器单元10;一个用于逻辑操作解码器单元10的输出信号和扫描模式脉冲信号A,B,C,并将用于VGA信号的顺序扫描模式转换为用于NTSC信号的重复扫描模式,或反之的扫描模式转换单元20;一个用于改变扫描模式转换单元20输出信号电平的电平移相器单元40;和一个根据输出控制信号G,GB用于缓存电平移相器单元40输出信号并将缓存的信号输出到门线路GL1-GL5的缓存器单元50。解码器单元10包括一组与所示解码器10a和10b结构相同的解码器。例如,解码器10a包括一个用于对反相地址信号A9和地电平进行“与”操作的“与”门110;一个用于对反相地址信号A6-A8进行“与”操作的“与”门111;一个用于对“与”门110和“与”门111的输出信号进行“与非”操作的“与非”门112;一个用于对反相地址信号A3-A5进行“与”操作的“与”门113和一个用于使反相地址信号A1-A2“与”AB0的“与”门114;一个用于对“与”门113和“与”门114的输出信号进行“与非”操作的“与非”门115,和一个用于对“与非”门112,115的输出信号进行“与”操作的“与”门116。扫描模式转换单元20包括一个用于对解码器10a的输出信号和扫描模式选择信号A进行“与非”操作的“与非”门21;一个用于对“与非”门21的输出信号和反相高电平电压VDD进行“或”操作的“或”门22;一个用于对“与非”门23的输出信号和反相的高频电压VDD进行“与非”操作的“与非”门23;一个用于对解码器10a的输出信号和扫描模式选择信号C进行“与非”操作的“与非”门25;一个用于对解码器10b的输出信号和扫描模式选择信号A进行“与非”操作的与非门26;一个用于对与非门25,26的反相输出信号进行“或”操作的“或”门27;一个用于对解码器10b的输出信号和扫描模式选择信号B进行“与非”操作的“与非”门28;一个用于对“与非”门28的输出信号和反相高电平电压VDD进行“或”操作的“或”门29;一个用于对解码器10b的输出信号和扫描模式选择信号C进行“与非”操作的“与非”门30,一个用于对“与非”门30的输出信号和下一级提供的反相信号进行“或”操作的“或”门31。电平移相器单元40包括用于分别改变扫描模式转换单元20的“或”门22,24,27,29,31输出信号电平的电平移相器(反相器)41至45。缓存器单元50包括用于分别反相从电平移相器单元40中的反相器41至45的输出信号的反相器51至55,和根据反相输出控制信号GB和输出控制信号G用于分别缓存来自反相器51至55的反相信号,并将其输出到门线路的缓存器56至60。以下将结合附图对采用这种常规解码器的门驱动电路的运行进行说明。因为采用常规解码器的门驱动电路具有来自地址信号A0至A9,AB0至AB9的10位输入信号,所以它最多可以驱动1024条门线路,并需要20个地址线。而且,解码器单元10中的解码器组具有不同的10位地址输入信号,只有当所有的输入10位地址信号都为“1”时,输出才为“1”。相应地,根据地址信号A0至A9和反相信号AB0至AB9的组合,这组解码器顺序地输出“1”。接着,扫描模式转换单元20逻辑操作解码器单元10的输出信号和扫描模式选择信号A,B,C,这些逻辑信号通过电平移相器单元40和缓存器单元50作用于门线路GL1和GL5上以驱动门线路GL1到GL5。为了在TV或计算机中使用上述门驱动电路,其必须既能处理VGA信号又能处理NTSC信号。在VGA信号的情况下,将采用如图3所示的顺序扫描模式,当为门驱动电路提供一个扫描启始信号VST后,高电平扫描信号根据系统时钟信号VCK顺序地作用于门线路GL1和GL2上。在NTSC信号使用重复扫描的情况下,如图4所示,当为偶数场提供一个扫描启始信号VST到门驱动电路后,扫描信号根据系统时钟信号VCK同时作用于门线路GL1和GL2上,然后扫描信号根据系统时钟信号VCK同时作用于门线路GL3和GL4上,如此,扫描信号作用到第479和480条门线路上。同时,在奇数帧,扫描信号根据系统时钟信号VCK首先作用于门线路GL1上,然后扫描信号根据系统时钟信号VCK同时作用于门线路GL2和GL3上,如此,扫描信号作用到第480条门线路上。然而当采用主从触发器时,每个触发器需要16个晶体管,当采用解码器方案器时,相应于每个解码器每级需要40个晶体管,因此上述常规门驱动电路体积很大而且很复杂。这些晶体管尚不包括那些安装在LCD面板外部的,用于控制每级的控制单元中的晶体管。进一步,而且常规解码器方案的门驱动电路需要18个控制输入信号用于驱动480条门线路,18条信号线分布在全长数厘米的门驱动电路之中,其缺点不仅在于芯片中布线所占用的面积,而且在于这么长的信号线会导致短路和断路危险性的增加,从而使合格率降低以及产生信号延迟。常规解码器方案的门驱动电路的缺点还在于必须调整输入解码器的地址信号以便产生双向扫描脉冲和这些地址信号,另外从LCD面板外部的控制单元进行输入需要在LCD面板上安置大量的触片。本专利技术的目的在于提供一种适于顺序和重复扫描方案的、由于不使用地址信号驱动门线路因而更容易控制的、具有较少晶体管的、能进行双向扫描的TFT-LCD驱动电路。为了达到上述目的,根据本专利技术的TFT-LCD驱动电路具有一个根据扫描方向,被显示图象的类型和第一时钟信号,以产生第二时钟信号和一组扫描模式信号的扫描模式发生器;一个计数第二时钟信号的脉动计数器;一个根据扫描方向从脉动计数器的输出信号中选择计数信号的多路转换器;一个根据扫描方向解码多路转换器的输出信号,并输出解码信号的解码器;一个根据图象类型在扫描模式发生器控制下输出一个屏蔽脉冲信号的屏蔽逻辑;一个对屏蔽脉冲信号和解码器输出的解码信号进行“或非”操作并输出使能信号的“或非”门阵列;和一个包含一组用于逻辑操作使能信号和扫描模式信号,并将它们作为扫描信号分别驱动TFT-LCD门线路的输出单元的输出单元阵列。以下将结合附图对本专利技术进行详细地说明,附图只是为了便于说明,因此其并不会限制本专利技术;图1是常规门驱动电路中用于构成移位寄存器的D触发器的电路图;图2是采用常规解码器的门驱动电路的局部电路图;本文档来自技高网...

【技术保护点】
一个用于顺序扫描和重复扫描的薄膜晶体管-液晶显示器(TFT-LCD)的驱动电路,包括:用于接收一个扫描方向控制信号,一个显示图象模式信号和一个第一时钟信号,并根据它们产生一对互补的第二时钟信号,第一和第二屏蔽信号,和一组扫描模式信号的扫 描模式发生器装置;用于计数扫描模式发生器装置产生的第二时钟信号,并输出一组计数信号的脉动计数器装置;用于根据扫描方向控制信号确定的扫描方向从脉动计数器装置输出的多个计数信号中进行选择的多路转换器装置;用于解码被多路转换器装置选择 的计数信号,并输出与扫描方向相符的一组解码信号的解码器装置;用于根据扫描模式发生器装置输出的屏蔽信号和显示图象模式信号输出脉冲屏蔽信号的屏蔽逻辑装置;具有一组用于对屏蔽逻辑装置输出的脉冲屏蔽信号分别和解码器装置输出的一组解码信号之一 进行“或非”操作的“或非”门的“或非”门阵列装置;具有一组用于对“或非”门阵列装置输出的一组使能信号和扫描模式发生器装置输出的一组扫描模式信号进行逻辑操作,并将结果逻辑信号分别作用于TFT-LCD门线路的输出单元的输出单元阵列装置。

【技术特征摘要】
KR 1996-6-7 20218/961.一个用于顺序扫描和重复扫描的薄膜晶体管-液晶显示器(TFT-LCD)的驱动电路,包括用于接收一个扫描方向控制信号,一个显示图象模式信号和一个第一时钟信号,并根据它们产生一对互补的第二时钟信号,第一和第二屏蔽信号,和一组扫描模式信号的扫描模式发生器装置;用于计数扫描模式发生器装置产生的第二时钟信号,并输出一组计数信号的脉动计数器装置;用于根据扫描方向控制信号确定的扫描方向从脉动计数器装置输出的多个计数信号中进行选择的多路转换器装置;用于解码被多路转换器装置选择的计数信号,并输出与扫描方向相符的一组解码信号的解码器装置;用于根据扫描模式发生器装置输出的屏蔽信号和显示图象模式信号输出脉冲屏蔽信号的屏蔽逻辑装置;具有一组用于对屏蔽逻辑装置输出的脉冲屏蔽信号分别和解码器装置输出的一组解码信号之一进行“或非”操作的“或非”门的“或非”门阵列装置;具有一组用于对“或非”门阵列装置输出的一组使能信号和扫描模式发生器装置输出的一组扫描模式信号进行逻辑操作,并将结果逻辑信号分别作用于TFT-LCD门线路的输出单元的输出单元阵列装置。2.根据权利要求1的驱动电路,还包括用于根据扫描方向信号选择性输出作为最终扫描信号的输出单元阵列输出的第一或最后一个扫描信号,并且复位扫描模式发生器装置和脉动计数器装置的第二多路转换器装置。3.权利要求2的驱动电路,其中,在相应于TFT-LCD门线路从上至下扫描的第一种扫描方向信号状态中,第二多路转换器装置输出最后一个扫描信号作为最终扫描信号,在相应于TFT-LCD门线路从下至上扫描的第二种扫描方向信号状态中,第二多路转换器装置输出第一个扫描信号作为最终扫描信号。4.根据权利要求1的驱动电路,还包括用于接收一个扫描启始信号,一个系统时钟信号,一个系统复位信号,一个作用于最后扫描的TFT-LCD门线路上的最终扫描信号,并相应产生第一时钟信号和使扫描模式发生器装置和脉动计数器装置复位的复位信号的输入控制器装置。5.权利要求4的驱动电路,其中输入控制器装置包括一个对扫描启始信号和最终扫描信号进行“或”操作的“或”门;一个在其时钟端接收“或”门输出信号和在其复位端接收系统复位信号的T触发器;一个对系统时钟信号和T触发器的非反相端输出信号进行“与”操作,以产生第一时钟信号的“与”门;和一个对最终扫描信号和系统复位信号进行“异或”操作,以产生复位信号的“异或”门。6.权利要求1的驱动电路,其中扫描模式信号发生器装置包括一个在其时钟端接收第一时钟信号和在其复位端接收复位信号的第一T触发器;一个在其时钟端接收第一T触发器非反相端输出信号和在其复位端接收复位信号,并通过反相输出端输出第一屏蔽信号的第二T触发器;一个在其时钟端接收第一T触发器反相端输出信号和在其...

【专利技术属性】
技术研发人员:权五敬
申请(专利权)人:LG半导体株式会社
类型:发明
国别省市:KR[韩国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1