一种显示装置制造方法及图纸

技术编号:3033780 阅读:128 留言:0更新日期:2012-04-11 18:40
本发明专利技术的目的是提供一种显示装置,它可防止显示图象因前一个帧周期的显示图象的余象与当前帧周期的显示图象重叠而造成的图象不清晰,从而提高运动图象的图象质量,而不需要将LCD阵列分为两半且不需要两个数据线驱动电路。根据本发明专利技术的一种显示装置包括:一个具有多个象素线的显示面;和一个写入装置,用于将图象顺序写入所述多个象素线中,其中所述写入装置在一个将所述图象写入至少一条象素线的周期将黑色写入另一条象素线。另一条象素线与至少一条象素线以一个预定距离分开。写入装置将黑色写入与至少一条栅极线以预定距离分开的多个象素线中。(*该技术在2019年保护过期,可自由使用*)

Display device

The purpose of this invention is to provide a display device which can prevent the display image from the display before a frame period and the current frame image after cycle display image caused by image overlapping is not clear, so as to improve the image quality of the motion picture, without the need of a LCD array is divided into two halves and does not need two a data line driving circuit. According to a display device of the invention includes: a plurality of pixel lines of the display surface; and a writing device used to image sequential writes the plurality of pixel lines, wherein the writing device in the image of a write at least one pixel line cycle will write black the other one pixel line. Another pixel line is separated from at least one pixel line at a predetermined distance. The writing device writes black to a plurality of pixel lines separated by at least one gate line at a predetermined distance.

【技术实现步骤摘要】

本专利技术涉及的一种诸如液晶显示(LCD)装置,等离子体显示装置,场致发射显示装置的具有高响应速度的显示装置,它可以防止显示图象因前一帧周期显示图象的余象与当前帧周期的显示图象重叠而造成的不清晰,从而提高运动图象的图象质量。具有高响应速度的LCD装置,如在本
广为人知的弯型LCD装置,已经用于提高在其中显示图象高速转换的运动图象的图象质量。下面参考附图说明图1(A)和(B)描述在高响应速度LCD装置中的问题,图1(A)所示为已有技术LCD装置的示意构成,它包括一个LCD阵列1,一个数据线驱动电路2和一个栅极线驱动电路3。例如,LCD阵列1有VGA(视频图象阵列)方案(scheme)的640×480个象素。在这种情况下,数据线驱动电路2将图象数据提供给分别与一条象素线的640个象素连接的640条数据线,接着栅极线驱动电路3将栅极脉冲提供给480条栅极线。特别是,当数据沿着栅极线G1写入第一象素线时,存储在数据线驱动电路2的第一象素线的640个象素的图象数据提供给数据线,并且栅极线驱动电路3提供栅极脉冲给栅极线G1。众所周知,在本
中,栅极脉冲接通第一象素线的每个象素的薄膜晶体管,这样图象数据存储到由一个象素电极,一个液晶层和一个公共电极形成的每个象素的电容中。当数据沿着栅极线G2写入第二象素线时,存储在数据线驱动电路2的第二象素线的640个象素的图象数据提供给数据线,并且栅极线驱动电路3提供栅极脉冲给栅极线G2,如此等等。图1(B)所示为用于顺序提供栅极脉冲给480条栅极线的定时图。如图1(B)所示,在一个帧周期,栅极脉冲顺序提供给480条栅极线,所以图象数据在一个帧周期被顺序地写入到象素线中。在相邻的两个帧周期之间提供一个消隐期。栅极脉冲有一个以时间周期TA表示的宽度,该宽度由(帧周期的长度)/(栅极线的数目)表示。时间周期TA设计成用来接通每个象素的薄膜晶体管,从而将图象数据充分地写入到每个象素的电容。这个方案的一个问题是当显示的图象在每个帧周期改变以显示运动图象时,一个帧周期的显示图象作为余象保留在人眼中而且这个余象与下一个帧周期的显示图象重叠,因而降低了显示图象的图象质量。图2所示为用于解决在图1所示方案中引起的余象问题的已知方案的定时图。一个帧周期分成一个1/2帧周期A和一个1/2帧周期B。在第一个1/2帧周期A,480条栅极线顺序启动以将图象数据写入LCD阵列的所有象素线,而且在第二个1/2帧周期B,480条栅极线顺序启动以将图象数据写入LCD阵列的所有象素线。这个操作可通过改进图1(A)所示的LCD装置的控制方式执行。下面描述在第二个1/2帧周期B中的写操作,当黑数据沿着栅极线G1写入第一象素线时,第一象素线的640个象素的黑数据存储到数据线驱动电路2中,并且栅极线驱动电路3将栅极脉冲提供给栅极线G1。栅极脉冲接通第一象素线每个象素的薄膜晶体管,这样黑数据存储到每个象素的电容中。当黑数据沿着栅极线G2写入第二象素线时,第二象素线的640条象素的黑数据存储到数据线驱动电路2中,并且栅极线驱动电路3将栅极脉冲提供给栅极线G2,如此等等。在这种方式下,人眼在第二个1/2周期B识别黑图象,并且在第一个1/2周期A显示图象的余象在1/2帧周期B被从人眼中删除且不与下一个帧周期的图象重叠。尽管这个方案解决了余象的问题,但这个方案引起的一个新的问题是栅极脉冲的宽度被减至TA/2,因为在一个帧周期所需的栅极脉冲数是图1(B)所示的两倍,所以图象数据不能充分地写入象素电容中,由此不能执行灰度等级的充分控制。图3所示为用于解决图2所示方案中的问题的已有技术的LCD装置。LCD阵列分成包括栅极线G1到G240的LCD阵列A和包括栅极线G241到G480的LCD阵列B,且数据线驱动电路4用于向LCD阵列A提供数据并且数据线驱动电路5用于向LCD阵列B提供数据。图3(B)所示为LCD装置操作的定时图。一个帧周期分成一个1/2帧周期A和一个1/2帧周期B。在第一帧周期的1/2帧周期A,LCD阵列A的240条栅极线顺序启动以将图象数据写入到LCD阵列A的所有象素线。在第一帧周期的1/2帧周期B,LCD阵列A的240条栅极线顺序启动以将黑数据写入到LCD阵列A的所有象素线,并且LCD阵列B的240条栅极线顺序启动以将图象数据写入到LCD阵列B的所有象素线。在第一帧周期写入图象数据的LCD阵列B的黑数据在下一个帧周期的1/2帧周期A被写入。由于LCD阵列分为两半,图象数据和黑数据写入到上半部分A和下半部分B的操作可相互独立执行,栅极脉冲的宽度保持为TA以将图象数据或黑数据充分地写入每个象素的电容,因此这个方案解决了图2所示方案的问题。然而,这个方案引起的新问题是这个方案需要将LCD阵列分成两半且需要两个数据线驱动电路4和5,因此需要用于将数据提供给数据线驱动电路4和5的复杂控制且增加生产成本。本专利技术的目的是提供一种显示装置,它可以防止因前一个帧周期的显示图象的余象与当前帧周期的显示图象重叠造成的显示图象的不清晰,以提高运动图象的图象质量,而不需要将LCD阵列分成两半且不需要两个数据线驱动电路。根据本专利技术的一种显示装置包括一个具有多个象素线的显示面;和一个写入装置,用于将图象顺序写入所述多个象素线中的每一个,其中所述写入装置在用于将所述图象写入至少一条象素线的时间周期,将黑色写入另一条象素线。另一条象素线与至少一条象素线分开一个预定的距离。写入装置将黑色写入与至少一条栅极线分开一个预定的距离的多条象素线中。根据本专利技术的一种显示装置包括一个显示面,具有沿一个方向排列的多条数据线和沿与前个方向垂直的方向排列的多条栅极线,其中在数据线和栅极线的每个交叉点形成一个象素。一个数据线驱动电路,用于将包括一个黑信号部分和一个图象信号部分的数据信号提供给多个象素线中的每一个;及一个栅极线驱动电路,用于顺序提供栅极脉冲给多个栅极线中的每一个;其中栅极线驱动电路在一个用于写入数据信号的写入周期将一个选通(gate)数据信号的黑信号部分及图象信号部分的宽栅极脉冲提供给至少一条栅极线,并将选通数据信号的黑信号部分的一个窄栅极脉冲提供给另一条栅极线。另一条栅极线以一个预定距离与至少一条栅极线分开。黑信号部分包括在数据信号的前部。栅极线驱动电路提供窄栅极脉冲给以预定距离与至少一条栅极线分开的多个栅极线。根据本专利技术的一种显示装置包括一个显示面,具有在一个方向排列的多条数据线且在与前个方向垂直的方向排列的多条栅极线,其中在数据线和栅极线的每个交叉点上形成一个象素;一个数据线驱动电路,用于将包括一个黑信号部分和一个图象信号部分的数据信号提供给多个数据线中的每一个;及一个栅极线驱动电路,用于顺序提供栅极脉冲给多条栅极线中的每一条;其中栅极线驱动电路在用于写入数据信号的写入周期将选通数据信号的图象信号部分的第一栅极脉冲提供给至少一条栅极线,并将选通数据信号的黑信号部分的第二栅极脉冲提供给另一条栅极线。图象信号部分包括在数据信号的前部。根据本专利技术的一种显示装置包括一个显示面,具有在一个方向排列的多条数据线和在与前个方向垂直的方向排列的Y条栅极线,其中Y是一个大于等于1的整数,在数据线和栅极线的每个交叉点上形成一个象素,沿着Y条栅极线本文档来自技高网...

【技术保护点】
一种显示装置包括:一个具有多条象素线的显示面,并且一个写入装置,用于将图象写入所述多条象素线中的每一条,其中所述写入装置在将所述图象写入至少一条象素线的期间,将黑色写入另一条象素线。

【技术特征摘要】
JP 1998-10-15 294245/981.一种显示装置包括一个具有多条象素线的显示面,并且一个写入装置,用于将图象写入所述多条象素线中的每一条,其中所述写入装置在将所述图象写入至少一条象素线的期间,将黑色写入另一条象素线。2.根据权利要求1所述的显示装置,其中所述另一条象素线与所述至少一条象素线分开一个预定的距离。3.根据权利要求2所述的显示装置,其中所述写入装置将所述黑色写入与所述至少一条栅极线(gate line)以所述预定距离分开的多个象素线中。4.一种显示装置包括一个显示面,具有沿一个方向排列的多条数据线和沿与所述一个方向垂直的另一个方向排列的多条栅极线,其中所述数据线和所述栅极线的每个交叉点形成一个象素;一个数据线驱动电路,用于将包括一个黑信号部分和一个图象信号部分的数据信号提供给所述多条数据线中的每一条,以及一个栅极线驱动电路,用于将栅极脉冲顺序地提供给所述多条栅极线中的每一条;其中所述栅极线驱动电路在用于写入所述数据信号的写入期间,将选通所述数据信号的黑信号部分及图象信号部分的宽栅极脉冲提供给至少一条栅极线,并且将选通所述数据信号的所述黑信号部分的窄栅极脉冲提供给另一条栅极线。5.根据权利要求4所述的显示装置,其中所述另一条栅极线与所述至少一条栅极线以一个预定距离分开。6.根据权利要求5所述的显示装置,其中所述黑信号部分包括在所述数据信号的前部。7.根据权利要求6所述的显示装置,其中所述栅极线驱动电路将窄栅极脉冲提供给与所述至少一条栅极线以所述预定距离分开的多条栅极线。8.一种显示装置包括一个显示面,具有在一个方向排列的多条数据线和在与所述一个方向垂直的另一个方向排列的多条栅极线,其中所述数据线和所述栅极线的每个交叉点形成一个象素。一个数据线驱动电路,用于将包括一个黑信号部分和一个图象信号部分的数据信号提供给所述多条数据线中的每一条,以及一个栅极线驱动电路,用于将栅极脉冲顺序地提供给所述多条栅极线中的每一条;其中所述栅极线驱动电路在用于写入所述数据信号的写入期间,将选通所述数据信号的所述图象信号部分的第一栅极脉冲提供给至少一条栅极线,并且将选通所述数据信号的所述黑信号部分的第二栅极脉冲提供给另一条栅极线。9.根据权利要求8所述的显示装置,其中所述另一条栅极线与所述至少一条栅极线以一个预定距离分开。10.根据权利要求9所述的显示装置,其中所述黑信号部分包括在所述数据信号的前...

【专利技术属性】
技术研发人员:竹中敦池崎充
申请(专利权)人:国际商业机器公司
类型:发明
国别省市:US[]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利