数据驱动电路及其有机发光二极管显示器制造技术

技术编号:3030869 阅读:156 留言:0更新日期:2012-04-11 18:40
本发明专利技术有关于一种数据驱动电路,特别有关于一种设置多个模拟取样存储电路共享一组数字/模拟转换器,当由到对应的取样信号启动时,对应的模拟取样存储电路会导通以进行存储取样的操作,如此可避免使用数字锁存器当分辨率增加而造成横向布局面积增加时所造成的线路布局上的困难。

【技术实现步骤摘要】

本专利技术有关在一种数据驱动电路,特别有关在一种通过共享数字/模拟转换电路,可避免使用数字锁存器当分辨率增加而造成横向布局面积增加时所造成的线路布局上的困难。
技术介绍
传统有源矩阵有机发光二极管(OLED)显示器的数字型数据驱动器,使用存储缓存器(数字锁存器),在一信号线周期中作为线路缓冲器(linebuffer)用以存储数字图像信号。图1A及1B显示传统上操作在一次一条信号线模式下的一6位数字型数据驱动结构10。在该结构下,在一水平描扫周期中,依序的加载多组数字图像信号,首先先加载一组数字图像信号经信号线R~B由移位缓存器SRn的取样信号控制输出到对应的第一级锁存器11(Latch11)中,接着再加载下一组数字图像信号经信号线R~B由缓存器SRn+1的取样信号控制输出到对应的第一级锁存器21(Latch21)中。之后,通过(linebuffer)“LB”信号的控制,所有存在第一级锁存器11(Latch11)、锁存器21(Latch21)中的数字图像信号R~B会写入第二级锁存器12(Latch12)、锁存器22(Latch22)中,同时被放进数字/模拟转换器DAC-Rn、DAC-Gn、DAC-Bn中。由于分辨率增加,数据位数会跟着增加,所以很占布局面积的存储缓存器,以及数字/模拟转换器的数目也会随着增加。然而在传统排列方式下,数字型驱动器在横向上的布局是比较受限的。因此,当分辨率增加造成存储缓存器及数字/模拟转换器的数目增加时,将会增加线路布局上的困难度。
技术实现思路
有鉴于此,本专利技术的目的在于提供一种数据驱动电路,通过设置多个模拟取样存储电路代替传统数字锁存器,且共享一数字/模拟转换器,可避免由于分辨率增加时,因为所需要的横向布局面积增加,所造成的线路布局上的困难度。为实现上述优点,及根据本专利技术的目的,本专利技术提供一种数据驱动电路,包括有多个移位缓存器,每一移位缓存器在一对应周期中依序输出一取样信号;多条数据信号线,该多条数据信号线在一第一周期传输多组第一数字数据,在一第二周期时传输多组第二数字数据;一数字/模拟转换器,接收该多组第一数字数据并转换成对应的第一模拟转换数据,及接收该等第二数字数据并转换成对应的第二模拟转换数据;多个模拟取样存储电路,每一模拟取样存储电路在该第一周期时,由其中一对应的取样信号启动而导通及一第一信号启动存储该第一模拟转换数据;在该第二周期时,由一第二信号启动读出该第一模拟转换数据的对应第一模拟数据,及接收该取样信号启动而导通及该第二信号启动存储该第二模拟转换数据;及在一第三周期时,由该第一信号启动读出该第二模拟转换数据的对应第二模拟数据;以及多个像素,每一像素分别接收其所对应的第一模拟数据以及对应的第二模拟数据。本专利技术还提出一有机发光二极管(OLED)显示器,包括多个像素,以阵列型式排列;一扫描驱动电路,依序驱动该多个像素中的一行像素;一数据驱动电路,包括多个移位缓存器,每一移位缓存器在一对应周期中依序输出一取样信号;多条数据信号线,该多条数据信号线在一第一周期传输多组第一数字数据,在第二周期时传输多组第二数字数据;一数字/模拟转换器,接收该多组第一数字数据并转换成一第一模拟转换数据,及接收该等第二数字数据并转换成一第二模拟转换数据;以及多个模拟取样存储电路,每一模拟取样存储电路在该第一周期时,由其中一对应的取样信号启动而导通及一第一信号启动存储对应的第一模拟转换数据;在该第二周期时,由一第二信号启动读出该第一模拟转换数据的对应第一模拟数据,并由该取样信号启动而导通及该第二信号启动存储该第二模拟转换数据;及在一第三周期时,由该第一信号启动读出该第二模拟转换数据的对应第二模拟数据到对应像素中。附图说明为了让本专利技术的上述和其它目的、特征、和优点能更明显易懂,下文特举一较佳实施例,并配合所附图示,作详细说明如下图1A及1B显示传统数字型数据驱动结构; 图2中所示为适用本专利技术数据驱动电路的一有机发光二极管(OLED)显示器;图3中所示为数据驱动电路的方块示意图;图4为数据驱动电路的详细电路图;图5为数据驱动电路的操作时序图;相关符号说明数字型数据驱动结构~10;移位缓存器~SRn;数字图像信号~R~B;第一级锁存器11~Latch11;第二级锁存器12~Latch12;数字/模拟转换器~DAC-Rn、DAC-Gn、DAC-Bn;移位缓存器~SRn+1;第一级锁存器21~Latch21;第二级锁存器22~Latch22;数字/模拟转换器~DAC-Rn+1、DAC-Gn+1、DAC-Bn+1;有机发光二极管(OLED)显示器~200;有源矩阵区域~201;扫描驱动电路~202;数据驱动电路~203;多条数据驱动信号线~DL1~DLm;数字/模拟转换器~3;多个模拟取样存储电路~4_1~4_m;像素~6_1~6_m;开关~SW1~SW12;晶体管MP1~MP3;电压源~Vdd;存储电容~C1、C2;节点~N1;第一信号~ENB;第二信号~XENB;模拟转换数据~I_DAC1、I_DAC2;取样信号~SR_n+1、SR_n+2~SR_n+m;模拟数据~I_DATA2、I_DATA具体实施方式如图2中所示,为适用本专利技术的数据驱动电路的一有机发光二极管(OLED)显示器200。如图2中所示,有机发光二极管(OLED)显示器200至少具有一由多个像素所排成的有源矩阵区域201、一扫描驱动电路202以及一数据驱动电路203。扫描驱动电路202,用以依序地驱动有源矩阵区域201中的一行像素。数据驱动电路203,用以输出数据信号到对应像素。图3所示为图2中数据驱动电路203的方块示意图,数据驱动电路203包括多条数据驱动信号线DL1~DLm、一数字/模拟转换器3、多个模拟取样存储电路4_1~4_m、及多个像素6_1~6_m。多条数据信号线DL1~DLm,用以传输数字数据;数字/模拟转换器3,连接该多条数据信号线DL1~DLm,以将数字数据并转换成对应的模拟转换数据,例如对应的电流数据;多个模拟取样存储电路4_1~4_m,连接到数字/模拟转换器3,可由对应的一取样信号SR_n+1~SR_n+m启动而导通,并在一周期中,由一第一信号ENB或一第二信号XENB的控制而存储接收到的模拟转换数据,及一第二信号XENB或一第一信号ENB的控制读出前一周期的模拟转换数据的对应模拟数据;多个像素6_1~6_m,连接到对应的模拟取样存储取样电路4_1~4_m以接收读出的模拟数据。图4中举一实施例,该数据驱动电路203中的多条数据信号线DL1~DL6传递一6位的数据D0~D65到一6位的数字/模拟转换器3中,数据驱动电路203包括二模拟取样存储取样电路4_1及4_2。模拟取样存储电路4_1包括有一用以当作电流源的晶体管MP2,设置在一恒定电压源VDD以及数字/模拟转换器3之间。在晶体管MP2的栅极及漏极间设有一开关SW6(第六开关),及在漏极及数字/模拟转换器3间设有开关SW5(第五开关),开关SW5及开关SW6会由取样信号SR_n+1的启动而导通。二存储电容C1以及C2,并联的设置在电压源VDD以及一第一节点N1间,在存储电容C1以及第一节点N1间设有一开关SW1(第一开关),在存储电容C2以及第一节点N本文档来自技高网...

【技术保护点】
一种数据驱动电路,包括:多个移位缓存器,每一移位缓存器在一对应周期中依序输出一取样信号;多条数据信号线,该多条数据信号线在一第一周期传输多组第一数字数据,在一第二周期时传输多组第二数字数据;一数字/模拟转换器,接收该 多组第一数字数据并转换成一第一模拟转换数据,及接收该等第二数字数据并转换成一第二模拟转换数据;多个模拟取样存储电路,每一模拟取样存储电路在该第一周期时,由其中一对应的取样信号启动而导通,及一第一信号启动存储对应的该第一模拟转换数据; 在该第二周期时,由一第二信号启动读出该第一模拟转换数据所对应的一第一模拟数据,并由该取样信号启动而导通及该第二信号启动存储该第二模拟转换数据;在一第三周期时,由该第一信号启动读出该第二模拟转换数据所对应的一第二模拟数据;以及多个像素 ,每一像素分别接收其所对应的该第一模拟数据及对应的该第二模拟数据。

【技术特征摘要】

【专利技术属性】
技术研发人员:叶信宏曾戎骏
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1