具源极驱动器的液晶显示器及数据传输方法技术

技术编号:3023924 阅读:231 留言:0更新日期:2012-04-11 18:40
一种数据传输方法,用以将数据信号输入电子装置。数据信号包括第一组数据信号及第二组数据信号,而电子装置包括第一接收单元、第二接收单元、第三接收单元及第四接收单元及对应的第一寄存器、第二寄存器、第三寄存器及第四寄存器。此传输方法包括下列步骤。首先,非致能第一及第二接收单元。然后,于时序信号的第一时序周期中,将第一组数据信号经由第三及第四接收单元输入电子装置,输入第三寄存器及第四寄存器。之后,于时序信号的第二时序周期中,将第二组数据信号经由第三及该第四接收单元输入电子装置,输入第三寄存器及第四寄存器,并同时将第三寄存器及第四寄存器的第一组数据信号输入第一寄存器及第二寄存器。

【技术实现步骤摘要】

本专利技术是有关于一种液晶显示器的数据传输方法,且特别是有关于一种减少源极驱动器与时序控制器间总线(Bus)数目的 一种液晶显示器的数据传 输方法。
技术介绍
请参照图1A及图IB,其绘示传统的液晶显示器的部分电路图,及其部 分信号的时序图。液晶显示器100包括时序控制器(Timing Controller) 102、 总线1051 ~ 1058、源极驱动器(Source Driver) 104及像素矩阵(未绘示)。源 极驱动器104包括接收器104a及线性緩沖器104b。像素矩阵的各像素均包 括红色、绿色及蓝色子像素,而各颜色的子像素的子像素数据分别包括8个 位数据,例如红色子像素的子像素数据包括红色位数据BitO Bit7。而于图 1A及IB中,是以进行红色位数据BUO ~ Bit7的传输的相关电路为例作说明。 总线1051 ~ 1058是两两一组,用以分别将位数据Bi 10 ~ Bi 17输入接收器104a 的接收单元106 ~ 112。线性緩冲器104b的寄存器114 ~ 120用以分别经由接 收单元106-112接收位数据BitO-Bit7,并于时序信号CLK的下一个时序 周期分别输出输出信号SOI ~ S04。输出信号SOI ~ S04分别包括位数据BitO 与Bitl、 Bit2与Bit3、 Bit4与BU5及Bit6与Bit7。然而当各子像素的子像素数据均包括8个位数据时,传统源极驱动器104 与时序控制器102间是需24条总线(Bus)来分别进行源极驱动器104与时序 控制器102间的数据传输。此些为数众多的总线将于印刷电路板(Printed Circuit Board, PCB)上占用较大的布局面积,使得液晶显示器的成本+支高。 同时,此些为数众多的总线更将使时序控制器具有较高的负载。
技术实现思路
有餐于此,本专利技术的目的就是在提供一种液晶显示器及数据传输方法。 本专利技术的液晶显示器及数据传输方法是利用较少的总线数目,来进行数据传7输,同时经由特殊的数据映射方法,使得本专利技术的源极驱动器可应用于传统 的液晶显示器架构。因此本专利技术的具源极驱动器的液晶显示器及数据传输方 法具有成本较低及时序控制器的输出负载较低的优点,而本专利技术的源极驱动 器还具有可应用于传统的液晶显示器架构的优点。根据本专利技术的目的,提出一种源极驱动器。此液晶显示器包括像素矩阵, 其中的各像素均至少包括一个子像素。此子像素的子像素数据包括第 一及第 二位数据。源极驱动器包括接收器、线性緩冲器及第一传输路径。接收器包 括第一及第二接收单元,其分别用以接收第一及第二位数据,并输出此第一 及第二位数据。线性緩冲器包括第一及第二寄存器,其分别接收自接收器输 出的第 一及第二位数据。第 一传输路径是电性连接第 一寄存器的输出端及第 二寄存器的输入端。其中,源极驱动器包括第一映射操作模式。当源极驱动 器操作于第一映射操作模式时,第二接收单元为非致能,而第一接收单元为 致能,以接收第一位数据及第二位数据。而第一传输路径为致能,以将由第 一接收单元所接收的第二位数据输入第二寄存器。根据本专利技术的另一目的,提出一种液晶显示器,包括像素矩阵,其中 该像素矩阵的各像素均至少包括一子像素;时序控制器,用以输出该子像素 的子像素数据,该子像素数据包括第一位数据及第二位数据;以及多个源极 驱动器,包括接收器,包括第一接收单元及第二接收单元,用以接收该第 一位数据及该第二位数据,并输出该第一位数据及该第二位数据;线性緩冲 器,包括第一寄存器及第二寄存器,分别和该第一接收单元及该第二接收单 元对应,以分别接收自该接收器输出的该第一位数据及该第二位数据;以及 第 一传输路径,用以选择性地电性连接该第 一寄存器的输出端及该第二寄存 器的输入端。根据本专利技术的再一目的,提出一种数据传输方法,此数据传输方法是应 用于数据传输接口,以将数据信号输入电子装置。数据信号包括第一组数据 信号及第二组数据信号,而电子装置包括第一接收单元、第二接收单元、第 三接收单元及第四接收单元及对应的第一寄存器、第二寄存器、第三寄存器 及第四寄存器。此传输方法包括下列步骤。首先,非致能第一及第二接收单 元。然后,于时序信号的第一时序周期中,将第一组数据信号经由第三及第 四接收单元输入电子装置,输入第三寄存器及第四寄存器。之后,于时序信 号的第二时序周期中,将第二组数据信号经由第三及该第四接收单元输入电子装置,输入第三寄存器及第四寄存器、并同时将第三寄存器及第四寄存器 的第 一组数据信号输入第 一寄存器及第二寄存器。为让本专利技术的上述目的、特征、和优点能更明显易懂,下文特举较佳实 施例,并配合所附图式,作详细说明如下。附图说明图1A绘示传统的液晶显示器的部分电路图。图1B绘示乃图1A的液晶显示器100的部分信号的时序图。图2绘示本专利技术的液晶显示器的部分电路图。图3A绘示乃当源极驱动器204操作于第一映射操作模式时,时序控制器 202及源极驱动器204的电路连接图。图3B绘示乃当源极驱动器204操作于第一映射操作模式时,总线2051 ~ 2054上的位数据时序图。图4A绘示图2的液晶显示器的部分电路布局示意图。图4B绘示图4A的红色第一、第二、第三及第四模块402、 404、 406及 408的详细电路布局示意图。图5绘示乃本实施例的液晶显示器200的数据传输方法的流程图。图6A绘示当源极驱动器204操作于第二映射操作模式时,时序控制器 202及源极驱动器204的电路连接图。图6B绘示当源极驱动器204操作于第二映射操作模式时,总线2055 ~ 2058上的位数据时序图。[主要元件标号说明〗100、 200:液晶显示器102、 202:时序控制器104、 204:源极驱动器104a、 204a:接收器104b、 204b:线性緩冲器1051 ~ 1058、 2051 ~ 2058:总线106 ~ 112、 206 - 212:接收单元114~120、 214 - 220:寄存器CLK:时序信号S01~S04、 SOl, —S04,输出信号Bit0-Bit7:位数据204bl- 204b4:传输路径402 ~ 408:红色第一~红色第四模块Cl、 C2、 C3:电容502 ~ 506:操作步骤具体实施例方式本专利技术的液晶显示器的数据传输方法是非致能源极驱动器的接收器中半 数的接收单元,使得源极驱动器经由数目减半的总线及接收单元接收时序控 制器所输出的子像素数据,达到减少时序控制器及源极驱动器间的总线数量 的目的。而本专利技术的液晶显示器的数据传输方法更经由特别的位数据对应方 法,使得本专利技术的源极驱动器可应用于传统的液晶显示器架构中。请参照图2,其绘示本专利技术的液晶显示器的部分电路图。液晶显示器200 包括像素矩阵(未绘示)、时序控制器(Timing Controller) 202 、总线 (Bus) 2051 ~ 2058及源极驱动器(Source Driver) 204。时序控制器202及源 极驱动器204均受到时序信号CLK的控制(未绘示),来进行像素矩阵中子像 素数据的传输。源极驱动器204包括接收器204a、线性緩冲器204b及传输路径204bl ~ 204b4。接收器204a包括接收单本文档来自技高网
...

【技术保护点】
一种源极驱动器,应用于液晶显示器,其中该液晶显示器包括像素矩阵,该像素矩阵的各像素均至少包括子像素,而该子像素的子像素数据包括:第一位数据及第二位数据,该源极驱动器包括:    接收器,包括第一接收单元及第二接收单元,用以接收该第一位数据及该第二位数据,并输出该第一位数据及该第二位数据;    线性缓冲器,包括第一寄存器及第二寄存器,分别和该第一接收单元及该第二接收单元对应,以分别接收自该接收器输出的该第一位数据及该第二位数据;以及    第一传输路径,用以选择性地电性连接该第一寄存器的输出端及该第二寄存器的输入端。

【技术特征摘要】

【专利技术属性】
技术研发人员:陈建淳陈英烈卜令楷
申请(专利权)人:奇景光电股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1