纸币识别装置制造方法及图纸

技术编号:2956870 阅读:154 留言:0更新日期:2012-04-11 18:40
一种纸币识别装置,由线圈(27)和电容(28)构成的并联连接电路(29)与振荡器(38)连接。比较器(39)通过对振荡器(38)的输出信号进行相位比较,检测出纸币的特征信息。识别部(61)根据检测的特征信息识别纸币的真伪。

【技术实现步骤摘要】

本专利技术涉及识别纸币真伪的纸币识别装置
技术介绍
图8是以往的纸币识别装置的框图,插入到插入口1的纸币2被导入通路3中,通过输送装置4输送,设置在通路3的壁面的磁阻元件7检测附着在纸币2上的特征信息的磁强度(level),被检测出的磁强度信号通过放大器8放大,在峰值保持电路9中变换成易识别的形态,然后为了识别纸币2的真伪和币值,在识别部10中和基准信息相比较,端子11输出这样得到的识别结果。作为纸币识别装置的以往技术,例如被公开的日本专利申请特开2003-85612号公报。然而,由于最近的伪造是高精度的,所以期望由上述磁阻元件构成的更高精度检测纸币的特征信息的装置。
技术实现思路
本专利技术的纸币识别装置,包括并联连接电路,其由电感元件和电容元件组成,根据纸币的特征信息改变谐振频率;振荡器,其与并联连接电路连接;相位比较部,其通过比较振荡器的输出信号的相位来检测纸币的特征信息;识别部,其根据被检测的特征信息识别纸币的真伪。也就是说,根据纸币的特征信息使振荡器的振荡频率变化,相位比较部通过相位比较振荡频率,高精度地检测纸币的特征信息,因此可以实现高精度的纸币识别。附图说明图1是本专利技术的实施方式1的纸币识别装置的框图。图2是图1所示的纸币识别装置中的传感器和振荡器的电路图。图3是图1所示的纸币识别装置中的电压控制振荡器的电路图。图4是表示用本专利技术实施方式2的纸币识别装置识别纸币的图。图5是表示由本专利技术的实施方式2的纸币识别装置中的电容元件组成的纸币识别的图。图6是本专利技术的实施方式3的纸币识别装置的框图。图7是图6所示的纸币识别装置中的延迟电路的电路图。图8是以往的纸币识别装置的框图。具体实施例方式下面针对本专利技术的实施方式,利用图面进行说明。(实施方式1)图1是实施方式1的纸币识别装置的框图。插入到插入口21的纸币20被导入到通路23中,通过具有带轮25和同步带26的输送装置24被输送;并联连接电路29由作为电感元件的线圈27和作为电容元件的电容28并联连接构成,作为提取纸币20的特征信息的传感器,将线圈27设置在通路23的壁面;线圈27缠绕在铁氧体磁心上,和并联电容28一起在约8MHz左右谐振,由并联连接电路29和振荡器38构成特征提取部38a。作为纸币20的特征信息假想使用磁性体或金属或电介质。图2是振荡器38的电路图,并联连接电路29的一端通过耦合电容30连接晶体管31的基极,另一端接地;晶体管31的集电极连接电源32的同时,也通过电容33接地;在晶体管31的基极和发射极之间连接电容34,在晶体管31的发射极和地之间连接电阻35和电容36,输出端子37从晶体管31的发射极引出;这样构成了科尔皮兹(Colpitts)型的振荡器38。如图1所示,振荡器38的输出端子37连接相位比较器39的一个输入,相位比较器39的输出通过截止频率3KHz的环形滤波器42和环形放大器60,连接到电压控制振荡器43的输入端子45上。环形滤波器42包括输入与输出之间的电阻40和输出与地之间的电容41;电压控制振荡器43的输出连接到相位比较器39的另一个输入上。通过相位比较器39、环形滤波器42、电压控制振荡器43及环形放大器60构成由PLL方式的相位比较部60a。图3是电压控制振荡器43的电路图;在输入端子45和连接点46之间连接电阻47。在连接点46和地之间连接变容二极管48和电感49构成的并联连接电路50。连接点46通过耦合电容51与晶体管52的基极连接。晶体管52的集电极连接电源32的同时,通过电容53接地。在晶体管52的基极和发射极之间连接电容54。在晶体管52的发射极和接地之间连接电阻55和电容56。从晶体管52的发射极引出的输出端子57与相位比较器39的另一个输入连接,这样构成了科尔皮兹型的电压控制振荡器43。根据从输入端子45来的输入电压,并联连接电路50的谐振频率以8MHz为中心约100Hz的范围内变化,所以电压控制振荡器43的输出频率,在以8MHz为中心约100Hz的范围内变化。如图1所示,环形放大器60的输出连接识别部61;输出端子62输出识别结果;驱动电动机63按照识别部61的指令以每秒约进行1次纸币识别的一定速度,驱动输送机构24。下面说明如上述那样构成的纸币识别装置的动作,如图1所示,纸币20通过插入口21导入到通路23中,通过输送装置24被输送。纸币20在被输送时,根据附着在纸币20上的磁性体或金属或电介质带来的特征信息,使设置在通路23的壁面上的线圈27的电感变化,其结果使并联连接电路29的谐振频率变化,即振荡器38的振荡频率根据输送的纸币20的特征信息而变化。相位比较器39,通过比较随着纸币20的输送而变化的振荡器38的输出信号和电压控制振荡器43的输出信号的相位,将纸币20的特征信息作为电压的变化部分进行高精度地检测。在本实施方式中检测精度为0.15mm。识别部61,将相位比较器39检测的纸币20的特征信息和存储于存储器中的基准信息相比较,识别纸币20的真伪和币值。在输出端子62输出这样得到的识别结果。(实施方式2)实施方式2和实施方式1不同之处在于,提取纸币的特征信息的传感器,使用电容28代替线圈27,其他的构成和实施方式1相同。电容28的容量根据纸币的特征信息而变化,其结果是并联连接电路29的谐振频率变化,振荡器38的振荡频率变化。当纸币上附着铝或电介质时,虽然用实施方式1的识别装置也能识别,但优选用实施方式2的识别装置进行识别。图4表示作为实施方式2识别的纸币的例子的纸币74的平面图。纸币74沿短边方向上具有在铝71上涂敷了多个磁性体72的安全线73。如图5所示,电容28的电极75a、75b分别设置在通路23的上方和下方。纸币74在电极75a、75b之间被输送。安全线73在通过电极75a、75b之间时,电容28的容量变化,其结果是并联连接电路29的谐振频率变化。由此能够高精度地检测出纸币74的特征信息。电极75a、75b如图5的虚线所示,也可设置在纸币74的两端,如果这样设置电极75a、75b,由于电容28包括全部的安全线73,所以能够稳定地检测。(实施方式3)实施方式3和实施方式1不同点在于,代替由PLL方式的相位比较电路60a,利用由延迟电路组成的相位比较电路160a。图6是实施方式3的纸币识别装置的框图。和实施方式1相同的构成附以同一符号,省略其说明。振荡器38的输出端子37连接到相位比较器139的一个输入上,振荡器38的输出端子37通过延迟电路140连接到另一个输入上。如图7所示,延迟电路140由输入141与输出142之间的22kΩ的电阻143,和输出142与地之间的1000pF的电容144构成,具有约22μs的延迟时间。延迟电路140的输入141连接到振荡器38的输出端子37上,输出142连接到相位比较器139的另一个输入上。延迟电路140的延迟时间设定在10μs以上、1ms以下的范围内。最低延迟时间10μs最好设定为振荡频率的约10倍左右。另外,最高延迟时间1ms受构成识别电路146的微型计算机的处理速度的制约。如图6所示,相位比较器139的输出通过具有约1kHz截止频率的低通滤波器145连接识别部146。输出端子147输出识别结果。通过相位比较器139、延迟电路1本文档来自技高网...

【技术保护点】
一种纸币识别装置,包括:输送纸币的通路;特征提取部,其提取上述纸币的特征信息,具有电感元件和电容元件的并联连接电路和与上述并联连接电路连接的振荡器;相位比较部,其通过对上述振荡器的输出信号进行相位比较,检测上述纸币的上述特征信息;和识别部,其根据上述相位比较部检测的上述纸币的上述特征信息,识别上述纸币的真伪,上述电感元件和上述电容元件中的至少任意一方,以接近在上述通路中被输送的上述纸币的方式,设置在上述通路中。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:野津干雄堂元一赖垣见茂后藤涉藤岛明臼井富士男
申请(专利权)人:松下电器产业株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1