校准装置制造方法及图纸

技术编号:28670819 阅读:70 留言:0更新日期:2021-06-02 02:46
本案揭露一种校准装置,是用以校准记忆体。校准装置包含输入端、第一上拉电路及第一比较器。输入端用以耦接外部电阻。第一上拉电路耦接于输入端,并用以接收电源供应电压。第一上拉电路包含多个第一上拉单元,这些第一上拉单元彼此并联。第一比较器耦接于输入端。第一比较器用以接收相应于电源供应电压的比例电压,并输出第一控制信号至该些第一上拉单元,使得该些第一上拉单元中每一者的电阻值相等于外部电阻的电阻值。本案实施例提供一种校准装置,通过校准装置对记忆体进行校准,以使记忆体与外部装置阻抗匹配,借以改善记忆体输出的高频信号产生反射的状况。

【技术实现步骤摘要】
校准装置
本案是有关于一种校准装置,且特别是有关于一种用以校准记忆体的校准装置。
技术介绍
随着科技的进展,双倍数据率同步动态随机存取记忆体(DoubleDataRateSynchronousDynamicRandomAccessMemory,DDRSDRAM)被广泛地应用于电子产品中。由于DDR是采用高频信号,倘若未对DDR进行校准,使DDR与外部装置阻抗匹配,则可能导致DDR输出的高频信号产生反射的状况。
技术实现思路
本案内容的一技术态样是关于一种校准装置,是用以校准记忆体。校准装置包含输入端、第一上拉电路及第一比较器。输入端用以耦接外部电阻。第一上拉电路耦接于输入端,并用以接收电源供应电压。第一上拉电路包含多个第一上拉单元,这些第一上拉单元彼此并联。第一比较器耦接于输入端。第一比较器用以接收相应于电源供应电压的比例电压,并输出第一控制信号至该些第一上拉单元,使得该些第一上拉单元中每一者的电阻值相等于外部电阻的电阻值。在一实施例中,第一比较器将比例电压负回授至输入端,第一上拉电路根据比例电压及第一控制信号进行调整,使得该些第一上拉单元中每一者的电阻值相等于外部电阻的电阻值。在一实施例中,校准装置还包含第二上拉电路、第一下拉电路及第二比较器。第二上拉电路用以接收第一控制信号及电源供应电压,且第二上拉电路包含多个第二上拉单元,这些第二上拉单元彼此并联。第一下拉电路与第二上拉电路耦接于第一节点,且第一下拉电路包含至少一第一下拉单元。第二比较器用以接收相应于电源供应电压的比例电压,并提供比例电压至第一节点,且输出第二控制信号至至少第一下拉单元,使得该些第二上拉单元中每一者的电阻值相等于外部电阻的电阻值,且使第一下拉电路电阻值相等于外部电阻的电阻值。在一实施例中,第二比较器将该比例电压负回授至第一节点,第二上拉电路根据比例电压及第一控制信号进行调整,使得该些第二上拉单元中每一者的电阻值相等于外部电阻的电阻值。在一实施例中,第二比较器将比例电压负回授至第一节点,第一下拉电路根据比例电压及第二控制信号进行调整,使得第一下拉电路的电阻值相等于外部电阻的电阻值。在一实施例中,至少一第一下拉单元的数量为多个,该些第一下拉单元彼此并联,其中第二比较器输出第二控制信号至该些第一下拉单元,使得该些第一下拉单元并联后的等效电阻值相等于外部电阻的电阻值。在一实施例中,校准装置还包含第三上拉电路及第二下拉电路。第三上拉电路用以接收电源供应电压。第二下拉电路与第三上拉电路耦接于第二节点。第一比较器输出第一控制信号至第三上拉电路,使得第三上拉电路的电阻值相等于外部电阻的电阻值,其中第二比较器输出第二控制信号至第二下拉电路,使得第二下拉电路的电阻值相等于外部电阻的电阻值。在一实施例中,第二节点的电压为相应于电源供应电压的比例电压。在一实施例中,第二下拉电路包含多个第二下拉单元,该些第二下拉单元彼此并联,其中第二比较器输出第二控制信号至该些第二下拉单元,使得该些第二下拉单元并联后的等效电阻值相等于外部电阻的电阻值。在一实施例中,比例电压为电源供应电压的10%~90%。因此,根据本案的
技术实现思路
,本案实施例提供一种校准装置,通过校准装置对记忆体进行校准,以使记忆体与外部装置阻抗匹配,借以改善记忆体输出的高频信号产生反射的状况。此外,相较于一般采用数字控制的电路,需要一段时间就输出校准信号(例如几秒输出一次校准信号)以对记忆体进行校准,本案采用模拟式的电路来校准上拉单元及下拉单元的电阻,因此,本案得以持续且即时地进行校准。再者,相较于一般采用数字控制的电路具有量化误差(quantizationerror),本案采用模拟式的电路来进行校准则不会有量化误差的问题。附图说明为让本揭露的上述和其他目的、特征、优点与实施例能更明显易懂,所附附图的说明如下:图1是依照本揭露一实施例绘示一种校准装置的示意图;图2是依照本揭露一实施例绘示一种如图1所示的校准装置的上拉电路示意图;图3是依照本揭露一实施例绘示一种如图1所示的校准装置的下拉电路示意图。根据惯常的操作方式,图中各种特征与元件并未依比例绘制,其绘制方式是为了以最佳的方式呈现与本揭露相关的具体特征与元件。此外,在不同附图间,以相同或相似的元件符号来指称相似的元件/部件。具体实施方式为了使本揭示内容的叙述更加详尽与完备,下文针对了本案的实施态样与具体实施例提出了说明性的描述;但这并非实施或运用本案具体实施例的唯一形式。实施方式中涵盖了多个具体实施例的特征以及用以建构与操作这些具体实施例的方法步骤与其顺序。然而,亦可利用其他具体实施例来达成相同或均等的功能与步骤顺序。除非本说明书另有定义,此处所用的科学与技术词汇的含义与本案所属
中具有通常知识者所理解与惯用的意义相同。此外,在不和上下文冲突的情形下,本说明书所用的单数名词涵盖该名词的复数型;而所用的复数名词时亦涵盖该名词的单数型。图1是依照本揭露一实施例绘示一种校准装置100的示意图。校准装置100是用以对记忆体(图中未示)进行校准。此校准装置100包含输入端IN、第一上拉电路110及第一比较器120。如图所示,输入端IN用以耦接外部电阻Ro。第一上拉电路110耦接于输入端IN,并用以接收电源供应电压VDDQ。第一上拉电路110包含多个第一上拉单元111、113、115、117,这些第一上拉单元111、113、115、117彼此并联。在一实施例中,第一上拉单元111、113、115、117彼此并联的结构可参阅图2。请继续参阅图1,第一比较器120的一输入端耦接于输入端IN,第一比较器120的另一输入端用以接收相应于电源供应电压VDDQ的比例电压N*VDDQ,并由第一比较器120的输出端提供第一控制信号Sp至第一上拉电路110的第一上拉单元111、113、115、117,使得第一上拉单元111、113、115、117中每一者的电阻值相等于外部电阻Ro的电阻值。举例而言,校准装置100可设置于记忆体中(onchip),外部电阻Ro可为一精确的校准电阻。当进行记忆体校准时,将外部电阻Ro耦接于校准装置100的输入端IN。此时,由于第一比较器120负回授连接的虚短路的特性,第一比较器120所接收的比例电压N*VDDQ会传送至输入端IN,使输入端IN的电压值处于N*VDDQ。此外,第一比较器120输出第一控制信号Sp至第一上拉电路110,第一上拉电路110根据比例电压N*VDDQ及第一控制信号Sp进行调整,使得第一上拉电路110的第一上拉单元111、113、115、117中每一者的电阻值相等于外部电阻Ro的电阻值。假设外部电阻Ro的值为240欧姆(Ω),且比例电压为0.8VDDQ,当外部电阻Ro耦接于输入端IN时,第一比较器120将比例电压0.8VDDQ负回授至输入端IN,使输入端IN的电压值处于0.8VDDQ。此时,第一上拉电路110根据电源供应电压VDDQ、比例电压0.8VD本文档来自技高网
...

【技术保护点】
1.一种校准装置,用以校准一记忆体,其特征在于,包含:/n一输入端,用以耦接一外部电阻;/n一第一上拉电路,耦接于该输入端,并用以接收一电源供应电压,包含:/n多个第一上拉单元,该些第一上拉单元彼此并联;/n一第一比较器,耦接于该输入端,其中该第一比较器用以接收相应于该电源供应电压的一比例电压,并输出一第一控制信号至该些第一上拉单元,使得该些第一上拉单元中每一者的电阻值相等于该外部电阻的电阻值。/n

【技术特征摘要】
1.一种校准装置,用以校准一记忆体,其特征在于,包含:
一输入端,用以耦接一外部电阻;
一第一上拉电路,耦接于该输入端,并用以接收一电源供应电压,包含:
多个第一上拉单元,该些第一上拉单元彼此并联;
一第一比较器,耦接于该输入端,其中该第一比较器用以接收相应于该电源供应电压的一比例电压,并输出一第一控制信号至该些第一上拉单元,使得该些第一上拉单元中每一者的电阻值相等于该外部电阻的电阻值。


2.如权利要求1所述的校准装置,其特征在于,该第一比较器将该比例电压负回授至该输入端,该第一上拉电路根据该比例电压及该第一控制信号进行调整,使得该些第一上拉单元中每一者的电阻值相等于该外部电阻的电阻值。


3.如权利要求1所述的校准装置,其特征在于,还包含:
一第二上拉电路,用以接收该第一控制信号及该电源供应电压,包含:
多个第二上拉单元,该些第二上拉单元彼此并联;
一第一下拉电路,与该第二上拉电路耦接于一第一节点,包含:
至少一第一下拉单元;
一第二比较器,用以接收相应于该电源供应电压的该比例电压,并提供该比例电压至该第一节点,且输出一第二控制信号至该至少一第一下拉单元,使得该些第二上拉单元中每一者的电阻值相等于该外部电阻的电阻值,且使该第一下拉电路电阻值相等于该外部电阻的电阻值。


4.如权利要求3所述的校准装置,其特征在于,该第二比较器将该比例电压负回授至该第一节点,该第二上拉电路根据该比例电压及该第一控制信号进行调整,使得该些第二上拉单元中每一者的...

【专利技术属性】
技术研发人员:吴瑞仁砂永登志男陈卓凡
申请(专利权)人:江苏时代全芯存储科技股份有限公司塞席尔商使命科技控股有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1