【技术实现步骤摘要】
电子熔丝烧入电路以及电子熔丝烧入方法
本专利技术有关于电子熔丝烧入电路以及电子熔丝烧入方法,特别有关于可同时烧入行错误地址以及列错误地址的电子熔丝烧入电路以及电子熔丝烧入方法。
技术介绍
公知的存储器在出厂前通常会经过两个测试阶段。例如,执行裸晶侦测(ChipProbing,CP)模式和最终测试(FinalTest,FT)模式来测试存储器。在公知的测试过程中,当发现与输入地址相对应的字线有缺陷时,会存取冗余字线以修复有缺陷的字线。然而,在某些情况下,不同的晶片可能包含具有不同方向的错误单元地址。例如,一个晶片包含具有行错误地址的错误单元,而另一晶片包含具有列错误地址的错误单元。在这种情况下,行错误地址和列错误地址不能在时钟脉冲信号的相同周期中被烧入。因此,烧入方向不同的错误地址需要很多时间,使得数据吞吐率很低。
技术实现思路
因此,本专利技术的一个目的是提供一种电子熔丝烧入电路,其可以同时烧入行错误地址和列错误地址。本专利技术的另一个目的是提供一种电子熔丝烧入方法,其可以同时烧入行错误地址
【技术保护点】
1.一种电子熔丝烧入电路,包含:/n烧入指向电路,用以接收包含第一输入地址以及烧入指向信号的第一输入数据,以根据所述烧入指向数据产生烧入指向信号;/n环形锁存器,耦接所述烧入指向电路,用以响应于第一时钟脉冲信号锁存所述第一输入地址,并用以响应于所述第一时钟脉冲信号输出第二输入地址;/n控制信号产生电路,用以产生至少停止信号来判断所述环形锁存器中的所述数据是否要移位;/n其中当所述烧入指向信号指示电子熔丝电路的一行欲被烧入时,所述环形锁存器以第一数目的锁存级输出所述第二输入地址;/n其中当所述烧入指向信号指示所述电子熔丝电路的一列应被烧入时,所述环形锁存器以第一数目的锁存级输 ...
【技术特征摘要】 【专利技术属性】
20190919 US 16/576,7271.一种电子熔丝烧入电路,包含:
烧入指向电路,用以接收包含第一输入地址以及烧入指向信号的第一输入数据,以根据所述烧入指向数据产生烧入指向信号;
环形锁存器,耦接所述烧入指向电路,用以响应于第一时钟脉冲信号锁存所述第一输入地址,并用以响应于所述第一时钟脉冲信号输出第二输入地址;
控制信号产生电路,用以产生至少停止信号来判断所述环形锁存器中的所述数据是否要移位;
其中当所述烧入指向信号指示电子熔丝电路的一行欲被烧入时,所述环形锁存器以第一数目的锁存级输出所述第二输入地址;
其中当所述烧入指向信号指示所述电子熔丝电路的一列应被烧入时,所述环形锁存器以第一数目的锁存级输出所述第二输入地址。
2.根据权利要求1所述的电子熔丝烧入电路,其中所述烧入指向电路还用以接收记忆库码并根据所述记忆库码将所述第一输入地址指定为行错误地址或是列错误地址。
3.根据权利要求2所述的电子熔丝烧入电路,其中所述第一输入地址还包含第三输入地址,所述烧入指示电路还用以根据所述记忆库码指示所述第一输入地址为所述行错误地址以及所述第三输入地址所述列错误地址。
4.根据权利要求1所述的电子熔丝烧入电路,
其中当所述环形锁存器中的第一级锁存的所述第一输入地址的比特被传送到所述控制信号产生电路,所述比特被传送到所述环形锁存器的第一级;
其中所述环形锁存器还包含开关,所述开关被所述烧入指向信号所控制以控制所述环形锁存器来使用所述第一数目的所述级,或使用所述第二数目的所述级。
5.根据权利要求1所述的电子熔丝烧入电路,其中所述控制信号产生电路包含计数停止电路,所述计数停止电路用以根据所述烧入指向信号以及烧入指令信号产生第一停止信号。
6.根据权利要求5所述的电子熔丝烧入电路,其中所述控制信号产生电路还包含:
数据取样电路,以所述第一时钟脉冲信号取样所述第二输入地址来产生组合信号;
除频电路,用以根据所述第一时钟脉冲信号产生至少除频信号;
逻辑组合电路,用以根据所述组合信号以及至少所述除频信号产生至少控制信号;
其中所述计数停止电路传送所述第一停止信号至所述数据取样电路以控制所述数据取样电路。
7.根据权利要求6所述的电子熔丝烧入电路,其中所述数据取样电路包含:
第一取样级,用以在所述第一停止信号的下降沿取样所述第二输入地址;
第二取样级,用以在所述第一停止信号的上升沿取样所述第二输入地址;以及
第一逻辑电路,用以根据所述计数停止电路产生的参考信号、根据所述第一时钟脉冲信号,以及根据所述第一取样级以及所述第二取样级的输出产生所述结合信号。
8.根据权利要求7所述的电子熔丝烧入电路,其中所述第一逻辑电路包含:
第一NAND逻辑门,用以接收所述第二取样级的输出,所述第一时钟脉冲信号以及所述参考信号;以及
反相器,耦接所述第一NAND逻辑门的输出,来产生所述结合信号。
9.根据权利要求7所述的电子熔丝烧入电路,其中所述计数停止电路包含:
第二逻辑电路,用以接收所述烧入指向信号的反相信号,所述烧入指向信号以及所述除频信号;
第三锁存电路,耦接所述第二逻辑电路,用以接收所述第二逻辑电路的输出以及烧入指令信号以产生所述参考信号;以及
第三逻辑电路,耦接所述第三锁存电路,用以接收所述参考信号来产生所述第一停止信号以及所述第一停止信号的所述反相信号。
技术研发人员:姚泽华,陈懿范,
申请(专利权)人:晶豪科技股份有限公司,
类型:发明
国别省市:中国台湾;71
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。