【技术实现步骤摘要】
用于集成电路的方法和系统
本专利技术涉及用于更改第一从设备和第二从设备的地址的集成电路、系统和方法,其中每个从设备都连接到同一主机。
技术介绍
许多系统需要由单个主机设备控制的多个从设备。在一些情况下,从设备彼此完全相同,并且具有公共的第一地址。然而,每个从设备都可能需要独立于其他从设备进行操作,因此可能期望的是将每个从设备的第一地址更改为相对于其他从设备的地址唯一的新地址。用于更改第一地址的常规方法需要附加的引脚和/或需要对从设备独立地供电以更改第一地址,这增加了每个从设备和/或系统的总成本。
技术实现思路
本专利技术涉及用于更改第一从设备和第二从设备的地址的集成电路、系统和方法,其中每个从设备都连接到同一主机。本技术的各种实施方案可提供用于集成电路的方法和系统。该系统可提供最多两个集成电路(即,从设备),该两个集成电路连接到主机设备(即,主设备)并且被配置为与主机设备通信。集成电路中的至少一个可包括第一接口和第二接口,其中第二接口以与第一接口相反的方式连接到主机。本专利技术解决的技术问题是,用于更改多个从设备的默认地址的常规电路和方法需要附加的引脚和/或需要对从设备独立地供电以更改默认地址,这增加了每个从设备和/或系统的总成本。根据第一方面,一种集成电路包括:第一端子对;第一接口电路,该第一接口电路包括:第二时钟端子;以及第二数据端子;开关电路,该开关电路连接在第一输入端子对和第一接口电路之间,其中开关电路被配置为将第一端子对中的每个端子选择性地连接到第二时钟端子和第二 ...
【技术保护点】
1.一种集成电路,其特征在于包括:/n第一端子对;/n第一接口电路,所述第一接口电路包括:/n第二时钟端子;和/n第二数据端子;/n开关电路,所述开关电路连接在第一输入端子对和所述第一接口电路之间,其中所述开关电路被配置为将所述第一端子对中的每个端子选择性地连接到所述第二时钟端子和所述第二数据端子;和/n控制电路,所述控制电路连接到所述开关电路和所述第一接口电路,并且包括:/n第三时钟端子,所述第三时钟端子连接到所述第二数据端子;和/n第三数据输入端子,所述第三数据输入端子连接到所述第二时钟端子。/n
【技术特征摘要】
20190624 US 16/449,6631.一种集成电路,其特征在于包括:
第一端子对;
第一接口电路,所述第一接口电路包括:
第二时钟端子;和
第二数据端子;
开关电路,所述开关电路连接在第一输入端子对和所述第一接口电路之间,其中所述开关电路被配置为将所述第一端子对中的每个端子选择性地连接到所述第二时钟端子和所述第二数据端子;和
控制电路,所述控制电路连接到所述开关电路和所述第一接口电路,并且包括:
第三时钟端子,所述第三时钟端子连接到所述第二数据端子;和
第三数据输入端子,所述第三数据输入端子连接到所述第二时钟端子。
2.根据权利要求1所述的集成电路,其特征在于所述控制电路包括第二接口电路和寄存器。
3.根据权利要求1所述的集成电路,其特征在于所述开关电路包括:
第一开关,所述第一开关被适配为将所述第一输入端子对中的第一端子选择性地连接到所述第二时钟端子和所述第二数据端子中的一者;和
第二开关,所述第二开关被适配为将所述第一输入端子对中的第二端子选择性地连接到所述第二时钟端子和所述第二数据端子中的一者。
4.根据权利要求1所述的集成电路,其特征在于:
所述控制电路被配置为根据时钟信号和数据信号生成输出信号;并且
所述开关电路响应于来自所述控制电路的所述输出信号。
5.根据权利要求1所述的集成电路,其特征在于所述第一端子对包括:
第一数据端子,所述第一数据端子被配置为接收时钟信号;和
第一时钟端子,所述第一时钟端子被配置为接收数据信号。
6.根据权利要求1所述的集成电路,其特征在于所述第一接口电路具有第一地址并且所述控制电路具有不同于所述第一地址的第二地址。
7.一种用于更改第一从设备和第二从设备的地址的方法,其中每个从设备都连接到同一主机,所述方法包括:
经由公共通信总线在所述第一从设备的第一端子对和所述第二从设备的第二端子对处从所述主机接收第一通信信号;其中:
在初始条件下,所述第一从设备和所述第二从设备具有相同的第一地址;并且
所述第一通信信号包括所述第一地址;
所述第二从设备包括:
第一接口电路,所述第一接口电路具有第一地址;和
第二接口电路,所述第二接口电路具有第二地址;
利用所述第一从设备识别所述第一地址;
利用所述第一从设备确认所述第一通信信号;
向所述第一从设备分配...
【专利技术属性】
技术研发人员:田渕善久,神谷知德,
申请(专利权)人:半导体元件工业有限责任公司,
类型:发明
国别省市:美国;US
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。