数字时间转换方法、数字时间转换器以及数字锁相环技术

技术编号:26653141 阅读:20 留言:0更新日期:2020-12-09 00:56
本发明专利技术揭示了一种数字时间转换方法、数字时间转换器以及数字锁相环,所述方法包括:利用动态元素匹配DEM技术随机选择所用到的数字时间转换器DTC的温度计编码结构中的延迟单元;在设计数字时间转换器DTC的延迟单元时,设定不同延迟单元的延迟。本发明专利技术提出的数字时间转换方法、数字时间转换器以及数字锁相环,可显著降低DTC非线性引入的分数杂散的同时降低面积开销及功耗开销,并且同时降低设计复杂度。

【技术实现步骤摘要】
数字时间转换方法、数字时间转换器以及数字锁相环
本专利技术属于电子通讯
,涉及一种通讯系统,尤其涉及一种数字时间转换方法、数字时间转换器以及数字锁相环。
技术介绍
随着时代进步,通信系统对噪声,杂散的需求越来越高。在经典的模拟锁相环中,分数杂散通常问题不是很大,原因有如下几点。一方面为了更好的抑制SDM(积分差分调制器)引入的高频噪声,模拟锁相环带宽通常被设计在参考频率的几十分之一甚至百分之一以下,另外可以通过选择合适的参考频率,使得锁相环(PLL)输出中的分数杂散频率位于PLL带宽外,从而使得锁相环的环路能够将其抑制十几dB(分贝)甚至几十dB。另一方面,传统模拟锁相环里面分数杂散之所以能够显现出来,是因为pfd(鉴频鉴相器)以及CP(电荷泵)电路的非线性而引入的,然而得益于pfd、CP在时间域上几乎无限精度的特性,分数杂散的能量通常很低,因为从时间域上分析,CP的开关信号的脉宽分辨率无限高,则其CP的开启时间从严格意义上讲永不会重复,从而不会出现明显的开关规律(杂散的本质原因是因为pfd、CP输出电流存在一定的模式,即一定周期重复出现的输出电流)。最后则是pfd、CP的线性度相对能够比较容易做到较好的程度,例如引入偏移电流,引入运算放大器以及跨导放大器以减弱电荷共享、沟道长度调制效应而最终提高pfd、CP的线性度。随着制造工艺的进步,数字电路由于其易于实现、移植以及面积小的特点,越来越广泛的被应用于锁相环的设计当中,也就是业界所熟知的ADPLL(全数字相位锁定环)。然而锁相环本质上还是一个模拟系统,比如PLL中必不可少的VCO(压控振荡器),其输出的相位信息是模拟量,从而跟随其后的FBDV(反馈分频器)的输出相位也是模拟量,因此ADPLL中数字电路与模拟电路的通信必然需要相应的接口电路。传统数字域与模拟域之间的通信依赖于ADC(模拟数字转换器)和DAC(数字模拟转换器),相应的在ADPLL系统中TDC(时间到数字信号转换器)负责将模拟域中的相位信息(与时间信息等效)转化成数字信号,DTC(数字时间转换器)负责将数字信号转换成相位信息。如图1系统框图所示,DTC被用作补偿SDM产生的量化噪声。理想情况下,SDM产生的量化噪声能够被DTC完全抵消掉,从而将分数分频等效为整数分频,因此大大的改善整个PLL系统的相位噪声性能。可惜在电路实现过程中,非理想因素是不可避免的。类似于传统混合信号系统中的DAC,对于DTC而言,其DNL(微分非线性)和INL(积分非线性)通常被用来衡量其性能的优劣。而DNL与INL在ADPLL中具体影响则为带内噪声以及分数杂散能量的大小。在国际顶级论文当中有不少阐述如何改善DTC的线性度以降低分数杂散能量的方法。文献1(ISSCC2016,N.‘ASelf-Calibrated10Mb/sPhaseModulatorWith-37.4dBEVMbasedona10.1–12.4GHz,-246.6dBFoMFractional-NSubsamplingPLL’)中随机的在DTC的控制字上加上或者减去0.5个VCO周期,使得DTC的控制字在时间呈现出随机性,打散原来控制字中重复出现的控制字模式,以达到降低分数杂散能量的目的。但为配合随机加减0.5个VCO周期的做法,需要引入VCO输出的下降沿,一来显著增加了FBDV的功耗(大概增加25%的电流消耗),二来同样会由于VCO输出的时钟信号占空比失真的问题而额外引入噪声。文献2(ISSCC2017,YumingHe,‘A673μW1.8-to-2.5GHzDividerlessFractional-NDigitalPLLwithanInherentFrequency-CaptureCapabilityandaPhase-DitheringSpurMitigationforIoTApplications’)中则引入多抽头的LMS(最小均方误差算法),将整个DTC量程范围分为若干个子范围,每一段单独做增益补偿,在一定程度能够改善DTC的线性度从而降低分数杂散的能量。多抽头LMS实现起来显著增大了数字电路的规模,并且同时需要急剧延长整个ADPLL的校准时间(多抽头会显著延长LMS的收敛时间)。文献3(ISSCC2020,TaehoSeong,‘A-58dBc-Worst-Fractional-Spurand-234dB-FoMjitter5.5GHzRing-DCO-BasedFractional-NDPLLUsingaTime-Invariant-ProbabilityModulator,GeneratingaNonlinearity-RobustDTC-ControlWord’)中在数字算法中加入TIPM(时不变概率调制器)将DTC带分数杂散相关模式的控制字打散为随机控制字从而消除分数杂散。但为此必须加入另一个DTC作为互补,从而增加了电路开销以及功耗。有鉴于此,如今迫切需要设计一种新的数字时间转换方式,以便克服现有数字时间转换方式存在的上述至少部分缺陷。
技术实现思路
本专利技术提供一种数字时间转换方法、数字时间转换器以及数字锁相环,可降低面积开销及功耗开销,同时降低设计复杂度。为解决上述技术问题,根据本专利技术的一个方面,采用如下技术方案:一种数字时间转换方法,所述方法包括:在设计数字时间转换器DTC的温度计编码结构中的延迟单元时,各延迟单元设定不同的延迟;随机选择所用到的数字时间转换器DTC的若干延迟单元,得到对应的延时。作为本专利技术的一种实施方式,利用动态元素匹配DEM技术随机选择所用到的数字时间转换器DTC的温度计编码结构中的若干延迟单元,得到不同的延时。作为本专利技术的一种实施方式,利用动态元素匹配DEM技术,对于同一个延迟控制字,其选择延迟的单元取决于历史控制字的情况,从而相同延迟控制字能够对应不同的延迟单元,实现相同延迟控制字产生不同延迟。根据本专利技术的另一个方面,采用如下技术方案:一种数字时间转换器,所述数字时间转换器包括:若干延迟单元,各延迟单元设定不同的延迟;延迟单元选择模块,用以随机选择所用到的数字时间转换器DTC的温度计编码结构中的若干延迟单元,得到对应的延时。作为本专利技术的一种实施方式,所述延迟单元选择模块利用动态元素匹配DEM技术随机选择所用到的数字时间转换器DTC的温度计编码结构中的若干延迟单元,得到不同的延时。作为本专利技术的一种实施方式,所述延迟单元选择模块利用动态元素匹配DEM技术,对于同一个延迟控制字,其选择延迟的单元取决于历史控制字的情况,从而相同延迟控制字能够对应不同的延迟单元,实现相同延迟控制字产生不同延迟。根据本专利技术的又一个方面,采用如下技术方案:一种数字锁相环,所述数字锁相环包括:上述的数字时间转换器。作为本专利技术的一种实施方式,所述数字锁相环还包括:数字时间转换器DTC、时间数字转换器TDC、DTC增益补偿电路、积分差分调制器SDM、累加器Accum、反馈分频器FBDV、环路滤波器、数控振本文档来自技高网
...

【技术保护点】
1.一种数字时间转换方法,其特征在于,所述方法包括:/n在设计数字时间转换器DTC的温度计编码结构中的延迟单元时,各延迟单元设定不同的延迟;随机选择所用到的数字时间转换器DTC的若干延迟单元,得到对应的延时。/n

【技术特征摘要】
1.一种数字时间转换方法,其特征在于,所述方法包括:
在设计数字时间转换器DTC的温度计编码结构中的延迟单元时,各延迟单元设定不同的延迟;随机选择所用到的数字时间转换器DTC的若干延迟单元,得到对应的延时。


2.根据权利要求1所述的数字时间转换方法,其特征在于:
利用动态元素匹配DEM技术随机选择所用到的数字时间转换器DTC的温度计编码结构中的若干延迟单元,得到不同的延时。


3.根据权利要求1所述的数字时间转换方法,其特征在于:
利用动态元素匹配DEM技术,对于同一个延迟控制字,其选择延迟的单元取决于历史控制字的情况,从而相同延迟控制字能够对应不同的延迟单元,实现相同延迟控制字产生不同延迟。


4.一种数字时间转换器,其特征在于,所述数字时间转换器包括:
若干延迟单元,各延迟单元设定不同的延迟;
延迟单元选择模块,用以随机选择所用到的数字时间转换器DTC的温度计编码结构中的若干延迟单元,得到对应的延时。


5.根据权利要求4所述的数字时间转换器,其特征在于:
所述延迟单元选择模块利用动态元素匹配DEM技术随机选择所用到的数字时间转换器DTC的温度计编码结构中的若干延迟单元,得到不同的延时。


6...

【专利技术属性】
技术研发人员:颜文刘钊韩洪征宋永华
申请(专利权)人:博流智能科技南京有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1