【技术实现步骤摘要】
芯片叠层封装结构、其制作方法和电子设备
本申请涉及芯片
,具体而言,涉及一种芯片叠层封装结构、其制作方法和电子设备。
技术介绍
随着半导体行业的快速发展,电子产品微型化越来越薄以满足用户的需求以及产品性能与内存越来越高,因此,半导体封装结构采用多个芯片叠装(Stack-Die)技术或者芯片FOW(flowoverwire)叠装技术,将两个或者多个芯片叠装在单一封装结构中,实现产品封装体积减小以及提升产品性能。现有的芯片叠层封装结构,往往采用打线的方式将芯片的管脚与基板连接,信号传输性能不佳,且上、下层引线之间容易触碰而短路。
技术实现思路
本申请的目的包括提供了一种芯片叠层封装结构和电子设备,其芯片具有较佳的信号传输性能且引线不容易相互触碰而短路。本申请的目的还包括提供一种芯片叠层封装结构的制作方法。本申请的实施例可以这样实现:第一方面,本申请实施例提供一种芯片叠层封装结构,包括:基板,基板设置有信号线,信号线包括位于基板表面的焊盘,基板上开设有安装槽;第一芯片,第一 ...
【技术保护点】
1.一种芯片叠层封装结构,其特征在于,包括:/n基板,所述基板设置有信号线,所述信号线包括位于所述基板表面的焊盘,所述基板上开设有安装槽;/n第一芯片,所述第一芯片固定于所述安装槽内,所述第一芯片的管脚位于所述安装槽的开口处;/n导电层,所述导电层铺设于所述基板和所述第一芯片的表面,并连接所述焊盘和所述第一芯片的管脚;/n第二芯片,所述第二芯片层叠地设置于所述第一芯片上,并且所述第二芯片的管脚与所述导电层连接。/n
【技术特征摘要】
1.一种芯片叠层封装结构,其特征在于,包括:
基板,所述基板设置有信号线,所述信号线包括位于所述基板表面的焊盘,所述基板上开设有安装槽;
第一芯片,所述第一芯片固定于所述安装槽内,所述第一芯片的管脚位于所述安装槽的开口处;
导电层,所述导电层铺设于所述基板和所述第一芯片的表面,并连接所述焊盘和所述第一芯片的管脚;
第二芯片,所述第二芯片层叠地设置于所述第一芯片上,并且所述第二芯片的管脚与所述导电层连接。
2.根据权利要求1所述的芯片叠层封装结构,其特征在于,所述第一芯片通过银浆与所述安装槽的底部连接。
3.根据权利要求1所述的芯片叠层封装结构,其特征在于,所述第一芯片与所述安装槽的侧壁之间通过填充密封胶消除间隙。
4.根据权利要求1所述的芯片叠层封装结构,其特征在于,所述第一芯片设置有管脚的一侧与所述基板的表面齐平。
5.根据权利要求1所述的芯片叠层封装结构,其特征在于,所述芯片叠层封装结构还包括第三芯片,所述第三芯片贴装于所述第二芯片,并通过打线与所述焊盘电连接。
6.根据权利要求5所述的...
【专利技术属性】
技术研发人员:何正鸿,孙杰,
申请(专利权)人:甬矽电子宁波股份有限公司,
类型:发明
国别省市:浙江;33
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。