【技术实现步骤摘要】
一种基于DDR读数据的分数时钟周期同步系统及方法
本专利技术涉及DDR领域,具体涉及一种基于DDR读数据的分数时钟周期同步系统及方法。
技术介绍
根据DDR协议,我们知道,在DDR控制器发出读命令后,经过若干个DDR是时钟周期,DDR颗粒会返回DQS(数据选通),控制器物理层需要处理的是把收到的数据选通信号(DQS)发送到控制器内部。由于IO(输入输出端口)和板级之间连线延迟的不确定性,导致DDR物理层收到的数据选通信号可能产生毛刺影响正常功能,无法满足DDR控制器的时序要求。
技术实现思路
针对现有技术中存在的缺陷,本专利技术的目的在于提供一种基于DDR读数据的分数时钟周期同步系统及方法,实现采样信号DQS_gate和数据选通信号DQS的同步,生成无毛刺DQS信号,改善了设计上的时序问题。为实现上述目的,本专利技术采用的技术方案如下:一种基于DDR读数据的分数时钟周期同步系统,所述系统包括:采样寄存器、数字锁相环和数字延迟级数控制电路;所述数字锁相环连接DDR控制器读数据命令产生的采样信号,所述 ...
【技术保护点】
1.一种基于DDR读数据的分数时钟周期同步系统,其特征在于,所述系统包括:采样寄存器、数字锁相环和数字延迟级数控制电路;/n所述数字锁相环连接DDR控制器读数据命令产生的采样信号,所述采样寄存器的CK端连接所述数字锁相环,所述采样寄存器的D端连接所述DDR控制器的数据选通信号,所述采样寄存器的Q端连接所述数字延迟级数控制电路的输入端,所述数字延迟级数控制电路的输出端连接所述数字锁相环;/n所述数字锁相环用于根据自身的延迟级数对采样信号进行延迟,得到延迟信号;/n所述采样寄存器用于经过所述延迟信号采样所述数据选通信号,并将采样结果发送至所述数字延迟级数控制电路;/n所述数字延 ...
【技术特征摘要】
1.一种基于DDR读数据的分数时钟周期同步系统,其特征在于,所述系统包括:采样寄存器、数字锁相环和数字延迟级数控制电路;
所述数字锁相环连接DDR控制器读数据命令产生的采样信号,所述采样寄存器的CK端连接所述数字锁相环,所述采样寄存器的D端连接所述DDR控制器的数据选通信号,所述采样寄存器的Q端连接所述数字延迟级数控制电路的输入端,所述数字延迟级数控制电路的输出端连接所述数字锁相环;
所述数字锁相环用于根据自身的延迟级数对采样信号进行延迟,得到延迟信号;
所述采样寄存器用于经过所述延迟信号采样所述数据选通信号,并将采样结果发送至所述数字延迟级数控制电路;
所述数字延迟级数控制电路用于根据接收的采样结果控制所述数字锁相环的延迟级数,使得所述采样信号与所述数据选通信号同步。
2.根据权利要求1所述的一种基于DDR读数据的分数时钟周期同步系统,其特征在于,所述数字锁相环由固定延迟的数字门单元构成,所述数字锁相环的最大级数的延迟满足所述DDR控制器的一个运行时钟周期。
3.根据权利要求2所述的一种基于DDR读数据的分数时钟周期同步系统,其特征在于,所述数字门单元为与非门,所述数字锁相环的一级的延迟为两个与非门的延迟。
4.根据权利要求3所述的一种基于DDR读数据的分数时钟周期同步系统,其特征在于,所述数字锁相环的最大延迟级数根据所述DDR控制器的实际运行频率进行修改。
5.根据权利要求4所述的一种基于DDR读数据的分数时钟周期同步系统,其特征在于,所述数字锁相环的最大延迟级数为256级。
...
【专利技术属性】
技术研发人员:王亮,朱敏,
申请(专利权)人:芯创智北京微电子有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。