一种扇出型封装件及其制作方法技术

技术编号:24584266 阅读:30 留言:0更新日期:2020-06-21 01:34
本发明专利技术提出了一种扇出型封装件及其制作方法,通过在芯片中引入TSV结构,将部分输入输出端口电引导至背面,然后在正反两面都设计再分布层结构,减少了单一侧的再分布层金属层数,从而降低了寄生电容和信号串扰的发生,使得器件的稳定性和可靠性得到提升。

A fan out package and its manufacturing method

【技术实现步骤摘要】
一种扇出型封装件及其制作方法
本专利技术涉及半导体
,尤其是涉及一种扇出型封装件及其制作方法。
技术介绍
半导体封装领域,随着封装高集成度的要求,以硅通孔(ThroughSiliconVia,TSV)为核心的3DIC封装成为高密度封装领域的重要技术。同时,随着芯片变得越来越小,I/O数越来越多,扇入型晶圆级封装已不能满足互连的要求。扇出(fanout)封装技术作为解决此矛盾的方案,通过重构芯片在晶元的排布,将小芯片I/O引出本体之外,形成比其更大的封装体。上述fanout方案之一的先上芯,芯片正面朝下工艺,当芯片正面I/O较多时,会不可避免出现不同信号金属层在芯片正上方重叠的设计,两者之间使用PI聚酰亚胺绝缘层阻隔(通常为5um厚度)。请参见图1,图1是一种现有的扇出型封装结构的示意图。如图所示,该扇出型封装结构200包括基底201,芯片202,该芯片202上具有多个输入输出端口(I/O)203a、203b等,芯片202通过塑封材料204被封装在基底201上。这些输入输出端口203a、203b通过再分布层206被连本文档来自技高网...

【技术保护点】
1.一种扇出型封装件,其特征在于:包括/n基底;/n至少一块芯片,位于所述基底上;/n塑封材料,包封所述至少一块芯片并固定于所述基底上;/n其中,所述芯片包括具有多个输入输出端口的第一表面和与所述第一表面相背且具有多个凸块的第二表面,所述第一表面和第二表面之间设有至少一个TSV,所述多个输入输出端口中的至少一个通过所述TSV电导通至位于所述第二表面的对应凸块上,/n第一再分布层,电连接在所述第一表面的至少部分输入输出端口上,并按所述第一再分布层的图形将该部分输入输出端口分别引导至多个外部焊球上;/n第二再分布层,电连接在所述第二表面的至少一个凸块上,并按所述第二再分布层的图形将该至少一个凸块电...

【技术特征摘要】
1.一种扇出型封装件,其特征在于:包括
基底;
至少一块芯片,位于所述基底上;
塑封材料,包封所述至少一块芯片并固定于所述基底上;
其中,所述芯片包括具有多个输入输出端口的第一表面和与所述第一表面相背且具有多个凸块的第二表面,所述第一表面和第二表面之间设有至少一个TSV,所述多个输入输出端口中的至少一个通过所述TSV电导通至位于所述第二表面的对应凸块上,
第一再分布层,电连接在所述第一表面的至少部分输入输出端口上,并按所述第一再分布层的图形将该部分输入输出端口分别引导至多个外部焊球上;
第二再分布层,电连接在所述第二表面的至少一个凸块上,并按所述第二再分布层的图形将该至少一个凸块电引出或电互连在其它凸块上。


2.如权利要求1所述的扇出型封装件,其特征在于:所述芯片的数量为一块,该一块芯片具有至少两个所述TSV,所述第二再分布层将该至少两个所述TSV对应的凸块电互连或电引出。


3.如权利要求1所述的扇出型封装件,其特征在于:所述芯片的数量为至少两块,所述第二再分布层将所述至少两块芯片中对应TSV的凸块电互连或电引出。


4.如权利要求1-3任意一项所述的扇出型封装件,其特征在于:还包括钝化层,包封所述第一再分布层,并露出与所述外部焊球连接的区域。


5.如权利要求4所述的扇出型封装件,其特征在于:所述塑封材料与所述第一表面的多个输入输出端口齐平,所述钝化层设置于所述塑封材料与所述第一表面的共平面上。


6.如权利要求1-3任意一项所述的扇出...

【专利技术属性】
技术研发人员:孟繁均陆阳
申请(专利权)人:杰华特微电子杭州有限公司
类型:发明
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1