一种具有延迟放大功能的信号收发装置制造方法及图纸

技术编号:24282989 阅读:46 留言:0更新日期:2020-05-23 16:56
本实用新型专利技术公开了一种具有延迟放大功能的信号收发装置,包括频率源、信号收发组件、收发天线和信号调理组件;所述信号收发组件包括可调移相器、可调衰减器、发射通道、接收通道和第一收发切换开关;所述发射通道包括上变频混频器、第一滤波器和功率放大器;所述信号调理组件包括FPGA模块、D/A转换器、A/D转换器、第二收发切换开关、延时模块和基带滤波器;所述频率源包括时钟晶振、锁相环、第一DDS频率合成器、第二DDS频率合成器和时钟输出接口。本实用新型专利技术通过可调衰减器和可调移相器,能够灵活调节收发信号的幅度和相位,并加入延时功能,使得整个信号收发装置的工作更加灵活。

A signal transceiver with delay amplification function

【技术实现步骤摘要】
一种具有延迟放大功能的信号收发装置
本技术涉及通信领域,特别是涉及一种具有延迟放大功能的信号收发装置。
技术介绍
近些年来,无线通信快速发展,为社会生活和工作带来了诸多便利,同时,无线用户逐年递增,业务更加多样化,数据业务急剧攀升,使得宽带无线信号和载波频率向高频扩展的需求日益迫切。在无线通信系统中,信号收发装置通常需要对接收或发射的信号进行调节;但是,目前的信号收发装置中的调节一般是以幅度、相位、功率为主,很少考虑信号收发过程中的延迟控制,并且大多数信号收发装置中的幅度、相位调节参数都是固定的,不利于提高信号收发的灵活性;并且目前的信号收发装置的频率设计和时钟同步,对于信号收发装置的稳定工作也具有着重要的意义。
技术实现思路
本技术的目的在于克服现有技术的不足,提供一种具有延迟放大功能的信号收发装置,通过可调衰减器和可调移相器,能够灵活调节收发信号的幅度和相位,并加入延时功能,使得整个信号收发装置的工作更加灵活。本技术的目的是通过以下技术方案来实现的:一种具有延迟放大功能的信号收发装置,包括频率源、信号收发组件、收发天线和信号调理组件;所述信号收发组件包括可调移相器、可调衰减器、发射通道、接收通道和第一收发切换开关;所述发射通道包括上变频混频器、第一滤波器和功率放大器;所述上变频混频器的输入端与可调衰减器连接,上变频混频器的输出端依次通过第一滤波器和功率放大器连接到第一收发切换开关;所述接收通道包括低噪声放大器、下变频混频器和第二滤波器,所述低噪声放大器的输入端与第一收发切换开关连接,低噪声放大器的输出端依次通过下变频混频器和第二滤波器连接到可调衰减器;所述第一收发切换开关还与收发天线连接;所述可调衰减器还通过可调移相器连接到信号调理组件;所述信号调理组件包括FPGA模块、D/A转换器、A/D转换器、第二收发切换开关、延时模块和基带滤波器;所述FPGA模块接收来自外部基带处理设备的信号,并传输给D/A转换器,所述D/A转换器的输出端与第二收发切换开关连接;所述A/D转换器的输入端与第二收发切换开关连接,A/D转换器的输出端与FPGA模块连接,FPGA模块将A/D转换器输出的信号传输给外部的基带处理设备;所述第二收发切换开关还通过延时模块与基带滤波器连接,所述基带滤波器与信号收发组件中的可调移相器连接;所述频率源包括时钟晶振、锁相环、第一DDS频率合成器、第二DDS频率合成器和时钟输出接口;所述时钟晶振的输出端与锁相环连接,所述锁相环的输出端分别与信号调理组件、第一DDS频率合成器、第二DDS频率合成器和时钟输出接口连接,所述第一DDS频率合成器和第二DDS频率合成器的输出端均与信号收发组件连接,所述时钟输出接口用于连接所述基带处理设备。优选地,所述锁相环的输出端连接到信号调理组件后,分别与信号调理组件中的FPGA模块、A/D转换器和D/A转换器连接,为FPGA模块、A/D转换器和D/A转换器提供同步时钟。所述第一DDS频率合成器的输出端与信号收发组件中的上变频混频器连接,所述第二DDS频率合成器的输出端与信号收发组件中的下变频混频器连接。优选地,所述延时模块包括单刀多掷开关和多个时延不同的延时器;所述单刀多掷开关的动端连接所述的第二收发切换开关,所述单刀多掷开关的每一个不动端各通过一个所述的延时器连接到基带滤波器。优选地,所述锁相环包括鉴频鉴相器、电荷泵、环路滤波器和压控振荡器;所述鉴频鉴相器的时钟信号输入端与时钟晶振连接,鉴频鉴相器的输出端依次通过电荷泵、环路滤波器与压控振荡器连接,所述压控振荡器的输出端分别与信号调理组件、第一DDS频率合成器、第二DDS频率合成器和时钟输出接口连接,所述压控振荡器的输出端还与鉴频鉴相器的反馈信号输入端连接。所述的环路滤波器包括运放A1、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第一电容C1、第二电容C2和第三电容C3;运放A1的反向输入端与环路滤波器的信号输入端连接;运放A1的正向输入端通过第三电阻R3连接到工作电源,第四电阻R4的一端连接到第三电阻R3和运放A1的正向输入端之间,第四电阻R4的另一端接地;第一电阻R1的一端与运放A1的反向输入端连接;第一电阻R1的另一端通过第二电容C2连接到运放A1的输出端;第一电阻R1和第二电容C2组成的电路与第一电容C1并联;且第一电容C1的两端分别与运放A1输出端和反向输入端连接;运放A1的输出端通过第二电阻R2连接到环路滤波器的信号输出端;第二电阻R2与环路滤波器的信号输出端之间还设置有接地电容C3。本技术的有益效果是:(1)本技术通过可调衰减器和可调移相器,能够灵活调节收发信号的幅度和相位,并加入延时功能,使得整个信号收发装置的工作更加灵活;(2)本技术中延迟模块中,多个时延不同的延时器,可以根据需要切换选择以实现不同时延,进一步提高了信号收发装置的工作灵活性;(3)频率源的时钟晶振输出端设置有锁相环,有效提高了参考时钟的信号稳定性,锁相环的输出的时钟信号同时提供给FPGA模块、A/D转换器和D/A转换器,有效保证了信号收发装置的时钟同步,同时频率源的锁相环输出端还设置有时钟输出接口,用于连接所述基带处理设备以提供时钟此案好,保证了外部基带处理设备与信号收发装置之间的时钟同步。附图说明图1为本技术的原理框图;图2为延时模块的原理框图;图3为锁相环的原理框图;图4为环路滤波器的原理示意图。具体实施方式下面结合附图进一步详细描述本技术的技术方案,但本技术的保护范围不局限于以下所述。如图1所示,一种具有延迟放大功能的信号收发装置,包括频率源、信号收发组件、收发天线和信号调理组件;所述信号收发组件包括可调移相器、可调衰减器、发射通道、接收通道和第一收发切换开关;所述发射通道包括上变频混频器、第一滤波器和功率放大器;所述上变频混频器的输入端与可调衰减器连接,上变频混频器的输出端依次通过第一滤波器和功率放大器连接到第一收发切换开关;所述接收通道包括低噪声放大器、下变频混频器和第二滤波器,所述低噪声放大器的输入端与第一收发切换开关连接,低噪声放大器的输出端依次通过下变频混频器和第二滤波器连接到可调衰减器;所述第一收发切换开关还与收发天线连接;所述可调衰减器还通过可调移相器连接到信号调理组件;所述信号调理组件包括FPGA模块、D/A转换器、A/D转换器、第二收发切换开关、延时模块和基带滤波器;所述FPGA模块接收来自外部基带处理设备的信号,并传输给D/A转换器,所述D/A转换器的输出端与第二收发切换开关连接;所述A/D转换器的输入端与第二收发切换开关连接,A/D转换器的输出端与FPGA模块连接,FPGA模块将A/D转换器输出的信号传输给外部的基带处理设备;所述第二收发切换开关还通过延时模块与基带滤波器连接,所述基带滤波器与信号收发组件中的可调移相器连接;所述频率源包括时钟晶振、锁相环、第一DDS频率合成器、第二DDS频率合成器和时钟输本文档来自技高网...

【技术保护点】
1.一种具有延迟放大功能的信号收发装置,其特征在于:包括频率源、信号收发组件、收发天线和信号调理组件;/n所述信号收发组件包括可调移相器、可调衰减器、发射通道、接收通道和第一收发切换开关;所述发射通道包括上变频混频器、第一滤波器和功率放大器;所述上变频混频器的输入端与可调衰减器连接,上变频混频器的输出端依次通过第一滤波器和功率放大器连接到第一收发切换开关;所述接收通道包括低噪声放大器、下变频混频器和第二滤波器,所述低噪声放大器的输入端与第一收发切换开关连接,低噪声放大器的输出端依次通过下变频混频器和第二滤波器连接到可调衰减器;所述第一收发切换开关还与收发天线连接;所述可调衰减器还通过可调移相器连接到信号调理组件;/n所述信号调理组件包括FPGA模块、D/A转换器、A/D转换器、第二收发切换开关、延时模块和基带滤波器;所述FPGA模块接收来自外部基带处理设备的信号,并传输给D/A转换器,所述D/A转换器的输出端与第二收发切换开关连接;所述A/D 转换器的输入端与第二收发切换开关连接,A/D转换器的输出端与FPGA模块连接,FPGA模块将A/D转换器输出的信号传输给外部的基带处理设备;所述第二收发切换开关还通过延时模块与基带滤波器连接,所述基带滤波器与信号收发组件中的可调移相器连接;/n所述频率源包括时钟晶振、锁相环、第一DDS频率合成器、第二DDS频率合成器和时钟输出接口;所述时钟晶振的输出端与锁相环连接,所述锁相环的输出端分别与信号调理组件、第一DDS频率合成器、第二DDS频率合成器和时钟输出接口连接,所述第一DDS频率合成器和第二DDS频率合成器的输出端均与信号收发组件连接,所述时钟输出接口用于连接所述基带处理设备。/n...

【技术特征摘要】
1.一种具有延迟放大功能的信号收发装置,其特征在于:包括频率源、信号收发组件、收发天线和信号调理组件;
所述信号收发组件包括可调移相器、可调衰减器、发射通道、接收通道和第一收发切换开关;所述发射通道包括上变频混频器、第一滤波器和功率放大器;所述上变频混频器的输入端与可调衰减器连接,上变频混频器的输出端依次通过第一滤波器和功率放大器连接到第一收发切换开关;所述接收通道包括低噪声放大器、下变频混频器和第二滤波器,所述低噪声放大器的输入端与第一收发切换开关连接,低噪声放大器的输出端依次通过下变频混频器和第二滤波器连接到可调衰减器;所述第一收发切换开关还与收发天线连接;所述可调衰减器还通过可调移相器连接到信号调理组件;
所述信号调理组件包括FPGA模块、D/A转换器、A/D转换器、第二收发切换开关、延时模块和基带滤波器;所述FPGA模块接收来自外部基带处理设备的信号,并传输给D/A转换器,所述D/A转换器的输出端与第二收发切换开关连接;所述A/D转换器的输入端与第二收发切换开关连接,A/D转换器的输出端与FPGA模块连接,FPGA模块将A/D转换器输出的信号传输给外部的基带处理设备;所述第二收发切换开关还通过延时模块与基带滤波器连接,所述基带滤波器与信号收发组件中的可调移相器连接;
所述频率源包括时钟晶振、锁相环、第一DDS频率合成器、第二DDS频率合成器和时钟输出接口;所述时钟晶振的输出端与锁相环连接,所述锁相环的输出端分别与信号调理组件、第一DDS频率合成器、第二DDS频率合成器和时钟输出接口连接,所述第一DDS频率合成器和第二DDS频率合成器的输出端均与信号收发组件连接,所述时钟输出接口用于连接所述基带处理设备。


2.根据权利要求1所述的一种具有延迟放大功能的信号收发装置,其特征在于:所述锁相环的输出端连接到信号调理组件后,分别与信号调理组件中的FPGA模块、A/D转换器和D/A转换器连接,为FPGA模块、A/D转换器和D/A转换器...

【专利技术属性】
技术研发人员:文红杨杰
申请(专利权)人:四川少泽电子设备有限公司
类型:新型
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1