显示装置制造方法及图纸

技术编号:22818574 阅读:36 留言:0更新日期:2019-12-14 13:41
一种显示装置包括多个像素及栅极驱动电路。多个像素包括按序排列的N个像素,且N为大于或等于2的正整数。N个像素包括第p个像素及第q个像素,其中p为小于或等于N的奇数且为正整数,q为小于或等于N的偶数且为正整数。栅极驱动电路与第p个像素的一扫描线电性连接,其中于一图框区间的第一子图框区间内,栅极驱动电路接收第一启始信号,以产生第一栅极脉冲信号。栅极驱动电路与第q个像素的一扫描线电性连接,其中于第一子图框区间的后的同一图框区间的第二子图框区间,栅极驱动电路接收第二启始信号,以产生第二栅极脉冲信号。

display device

【技术实现步骤摘要】
显示装置
本专利技术涉及一种电子装置,且特别涉及一种显示装置。
技术介绍
随着显示科技的进步,显示装置已广泛应用在日常生活中,举凡家用的视听娱乐、公共场合的信息显示看板、电竞用的显示器及便携式电子产品都可见其踪迹。一般而言,显示装置包括像素阵列基板、对向基板以及设置于像素阵列基板与对向基板之间的显示介质。像素阵列基板具有多个像素。欲提升显示装置的分辨率时,需在单位面积中设置数量更多的像素。也就是说,像素的像素电极及数据线的距离会更短。像素电极及数据线的距离短时,像素电极及数据线的耦合电容大,进而造成垂直串音(verticalcross-talk)现象。
技术实现思路
本专利技术提供一种显示装置,性能佳。本专利技术一实施例的显示装置包括基板、设置于基板上的多个像素及栅极驱动电路。每一像素包括扫描线、数据线、第一开关元件及第一像素电极。第一开关元件具有第一端、第二端及控制端。第一开关元件的第一端电性连接至数据线。第一开关元件的控制端电性连接至扫描线。第一像素电极电性连接至第一开关元件的第二端。多个像素包括按序排列的N个像素,N为大于或等于2的正整数,N个像素包括第p个像素及第q个像素,p为小于或等于N的奇数且为正整数,q为小于或等于N的偶数且为正整数。栅极驱动电路与第p个像素的一扫描线电性连接,其中于一图框区间的第一子图框区间内,栅极驱动电路接收第一启始信号,以产生第一栅极脉冲信号。栅极驱动电路与第q个像素的一扫描线电性连接,其中于第一子图框区间之后的同一图框区间的第二子图框区间,栅极驱动电路接收第二启始信号,以产生第二栅极脉冲信号。第一栅极脉冲信号具有第一致能时间宽度,第二栅极脉冲信号具有第二致能时间宽度,且第一致能时间宽度与第二致能时间宽度不同。本专利技术一实施例的显示装置包括基板、设置于基板上的多个像素及栅极驱动电路。每一像素包括扫描线、数据线、第一开关元件、第一像素电极、第二开关元件、第二像素电极、第三开关元件、控制线及充电更新电容器。第一开关元件具有第一端、第二端及控制端,其中第一开关元件的第一端电性连接至数据线,且第一开关元件的控制端电性连接至扫描线。第一像素电极电性连接至第一开关元件的第二端。第二开关元件具有第一端、第二端及控制端。第二开关元件的第一端电性连接至数据线。第二开关元件的控制端电性连接至扫描线。第二开关元件的第二端电性连接至第二像素电极。第三开关元件具有第一端、第二端及控制端。第三开关元件的第一端电性连接至第二开关元件的第二端。第三开关元件的控制端电性连接至控制线。第三开关元件的第二端电性连接至充电更新电容器。多个像素包括按序排列的N个像素,N为大于或等于2的正整数,N个像素包括第p个像素及第q个像素,p为小于或等于N的奇数且为正整数,q为小于或等于N的偶数且为正整数。栅极驱动电路与第p个像素的一扫描线电性连接,其中于一图框区间的第一子图框区间内,栅极驱动电路接收第一启始信号,以产生第一栅极脉冲信号。栅极驱动电路与第q个像素的一扫描线电性连接,其中于第一子图框区间之后的同一图框区间的第二子图框区间,栅极驱动电路接收第二启始信号,以产生第二栅极脉冲信号。为让本专利技术的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。附图说明图1为本专利技术一实施例的显示装置的示意图。图2示出本专利技术一实施例的第一栅极脉冲信号Vg1、Vg3、Vg5、Vg7、第二栅极脉冲信号Vg2、Vg4、Vg6、极性信号Vpol、第一启始信号Vst1、第二启始信号Vst2、第一数据信号Vdl1、第二数据信号Vdl2及像素电极的信号Vpx。图3为本专利技术一实施例的像素PX的布局(layout)示意图。图4为本专利技术一实施例的显示装置的剖面示意图。图5为本专利技术另一实施例的像素PXA的布局示意图。图6A为本专利技术又一实施例的像素PXB的电路示意图。图6B为本专利技术又一实施例的像素PXB的布局(layout)示意图。图7为本专利技术再一实施例的像素PXC的布局示意图。图8为本专利技术一实施例的像素PXD的电路示意图。图9为本专利技术另一实施例的像素PXE的电路示意图。符号说明1:像素阵列基板2:对向基板3:显示介质4:时序控制电路5:栅极驱动电路6:数据驱动电路10、10A、10B、10C、10D、10E:显示装置110、210:基板120:遮光导电图案120a、120b:遮光导电部130、131、132:像素电极130a、130b:主干部130c:分支部140、141、142:遮光电极150:连接图案220:彩色滤光层230:挡光图案232:开口240:共用电极A-A’、B-B’:剖线CL:控制线Cx:充电更新电容器DL:数据线d1:第一方向d2:第二方向GI:栅绝缘层PX、PXA、PXB、PXC、PXD、PXE:像素R1、R2:像素列SL、SL1~SL7:扫描线TL:共用线T、T1、T2、T3:开关元件Ta:第一端Tb:第二端Tc:控制端Td:半导体图案t:图框区间t1、t2:子图框区间Vdl1:第一数据信号Vdl2:第二数据信号Vg1、Vg3、Vg5、Vg7:第一栅极脉冲信号Vg2、Vg4、Vg6:第二栅极脉冲信号Vpol:极性信号Vpx:像素电极的信号Vst1:第一启始信号Vst2:第二启始信号△V1、△V2:电压差W1、W2:致能时间宽度具体实施方式现将详细地参考本专利技术的示范性实施例,示范性实施例的实例说明于附图中。只要有可能,相同元件符号在附图和描述中用来表示相同或相似部分。应当理解,当诸如层、膜、区域或基板的元件被称为在另一元件“上”或“连接到”另一元件时,其可以直接在另一元件上或与另一元件连接,或者中间元件可以也存在。相反,当元件被称为“直接在另一元件上”或“直接连接到”另一元件时,不存在中间元件。如本文所使用的,“连接”可以指物理及/或电性连接。再者,“电性连接”或“耦合”是可为两个元件间存在其它元件。本文使用的“约”、“近似”、或“实质上”包括所述值和在本领域普通技术人员确定的特定值的可接受的偏差范围内的平均值,考虑到所讨论的测量和与测量相关的误差的特定数量(即,测量系统的限制)。例如,“约”可以表示在所述值的一个或多个标准偏差内,或±30%、±20%、±10%、±5%内。再者,本文使用的“约”、“近似”或“实质上”可依光学性质、蚀刻性质或其它性质,来选择较可接受的偏差范围或标准偏差,而可不用一个标准偏差适用全部性质。除非另有定义,本文使用的所有术语(包括技术和科学术语)具有与本专利技术所属领域的普通技术人员本文档来自技高网...

【技术保护点】
1.一种显示装置,包括:/n一基板;/n多个像素,设置于该基板,其中所述多个像素的每一个包括:/n一扫描线;/n一数据线;/n一第一开关元件,具有一第一端、一第二端及一控制端,其中该第一开关元件的该第一端电性连接至该数据线,且该第一开关元件的该控制端电性连接至该扫描线;及/n一第一像素电极,电性连接至该第一开关元件的该第二端;以及一栅极驱动电路,其中所述多个像素包括按序排列的N个像素,N为大于或等于2的正整数,该N个像素包括一第p个像素及一第q个像素,p为小于或等于N的奇数且为正整数,q为小于或等于N的偶数且为正整数;/n该栅极驱动电路与该第p个像素的一扫描线电性连接,其中于一图框区间的一第一子图框区间内,该栅极驱动电路接收一第一启始信号,以产生一第一栅极脉冲信号;/n该栅极驱动电路与该第q个像素的一扫描线电性连接,其中于该第一子图框区间之后的该图框区间的一第二子图框区间,该栅极驱动电路接收一第二启始信号,以产生一第二栅极脉冲信号;/n该第一栅极脉冲信号具有一第一致能时间宽度,该第二栅极脉冲信号具有一第二致能时间宽度,且该第一致能时间宽度与该第二致能时间宽度不同。/n

【技术特征摘要】
20190619 TW 108121280;20181205 US 62/775,4691.一种显示装置,包括:
一基板;
多个像素,设置于该基板,其中所述多个像素的每一个包括:
一扫描线;
一数据线;
一第一开关元件,具有一第一端、一第二端及一控制端,其中该第一开关元件的该第一端电性连接至该数据线,且该第一开关元件的该控制端电性连接至该扫描线;及
一第一像素电极,电性连接至该第一开关元件的该第二端;以及一栅极驱动电路,其中所述多个像素包括按序排列的N个像素,N为大于或等于2的正整数,该N个像素包括一第p个像素及一第q个像素,p为小于或等于N的奇数且为正整数,q为小于或等于N的偶数且为正整数;
该栅极驱动电路与该第p个像素的一扫描线电性连接,其中于一图框区间的一第一子图框区间内,该栅极驱动电路接收一第一启始信号,以产生一第一栅极脉冲信号;
该栅极驱动电路与该第q个像素的一扫描线电性连接,其中于该第一子图框区间之后的该图框区间的一第二子图框区间,该栅极驱动电路接收一第二启始信号,以产生一第二栅极脉冲信号;
该第一栅极脉冲信号具有一第一致能时间宽度,该第二栅极脉冲信号具有一第二致能时间宽度,且该第一致能时间宽度与该第二致能时间宽度不同。


2.如权利要求1所述的显示装置,还包括:
一数据驱动电路,与该第p个像素的一数据线及该第q个像素的一数据线电性连接,其中该数据驱动电路分别于该第一子图框区间及该第二子图框区间输出一第一数据信号及一第二数据信号,且该第一数据信号的极性与该第二数据信号的极性相反。


3.如权利要求1所述的显示装置,其中该第一致能时间宽度为W1,该第二致能时间宽度为W2,且0.05≤|W1-W2|/W1≤0.30。


4.如权利要求1所述的显示装置,其中所述多个像素的至少一者的该数据线与所述多个像素的该至少一者的该第一像素电极之间存在一遮光导电图案。


5.如权利要求1所述的显示装置,其中所述多个像素的至少一者的该数据线与所述多个像素的该至少一者的该第一像素电极之间不存在任何的遮光导电图案。


6.如权利要求1所述的显示装置,其中所述多个像素的每一者还包括:
一第二开关元件,具有一第一端、一第二端及一控制端;
一第二像素电极,其中该第二开关元件的该第一端电性连接至该数据线,该第二开关元件的该控制端电性连接至该扫描线,该第二开关元件的该第二端电性连接至该第二像素电极;
一第三开关元件,具有一第一端、一第二端及一控制端,其中该第三开关元件的该第一端电性连接至该第二开关元件的该第二端;
一控制线,其中该第三开关元件的该控制端电性连接至该控制线;以及
一充电更新电容器,其中该第三开关元件的该第二端电性连接至该充电更新电容器。


7.如权利要求6所述的显示装置,其中所述多个像素的至少一者的该数据线与所述多个像素的该至少一者的该第一像素电极之间存在一遮光导电图案。


8.如权利要求6所述的显示装置,其中所述多个像素的至少一者的该数据线与所述多个像素的该至少一者的该第一像素电极之间不存在任何的遮光导电图案。


9.如权利要求1所述的显示装置,其中所述多个像素的每一者还包括:
一第二开关元件,具有一第一端、一第二端及一控制端;
一第二像素电极,其中该第二开...

【专利技术属性】
技术研发人员:唐隆绫
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:中国台湾;TW

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1