一种移位寄存器、栅极驱动电路及显示装置制造方法及图纸

技术编号:21067996 阅读:26 留言:0更新日期:2019-05-08 11:25
本公开实施例提供的一种移位寄存器、栅极驱动电路及显示装置,该移位寄存器包括:第一下拉节点控制模块、第二下拉节点控制模块、第一上拉节点控制模块和第二上拉节点控制模块;通过第一下拉节点控制模块和第二下拉节点控制模块的共同作用下使下拉节点在较短的时间放电至第一电压信号端的电压;通过第一上拉节点控制模块和第二上拉节点控制模块的共同作用可以使上拉节点在较短的时间内放电至第一电压信号端的电压;从而缓解了下拉节点和上拉节点放电不充分的问题,保证显示面板的正常显示。

A Shift Register, Gate Drive Circuit and Display Device

【技术实现步骤摘要】
一种移位寄存器、栅极驱动电路及显示装置
本公开涉及显示
,尤其涉及一种移位寄存器、栅极驱动电路及显示装置。
技术介绍
随着显示技术的飞速发展,显示器呈现出了高集成度和低成本的发展趋势。其中,GOA(GateDriveronArray,阵列基板行驱动)技术将TFT(ThinFilmTransistor,薄膜晶体管)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省去栅极集成电路(IC,IntegratedCircuit)的绑定(Bonding)区域以及扇出(Fan-out)区域的布线空间,不仅可以在材料成本和制作工艺两方面降低产品成本,而且可以使显示面板做到两边对称和窄边框的美观设计;并且,这种集成工艺还可以省去栅极扫描线方向的Bonding工艺,从而提高了产能和良率。一般的栅极驱动电路均是由多个级联的移位寄存器组成,各级移位寄存器的驱动信号输出端分别对应连接一条栅线,通过各级移位寄存器实现依次向显示面板上的各行栅线输入扫描信号。但是,在栅极驱动电路驱动的过程中,各移位寄存器的上拉节点和下拉节点存在放电不充分的问题,从而导致显示面板的显示画面异常。因此,如何缓解移位寄存器中下拉节点和上拉节点的放电不充分是本领域技术人员亟待解决的技术问题。
技术实现思路
有鉴于此,本公开实施例提供一种移位寄存器、栅极驱动电路显示装置,用以解决现有的移位寄存器中的下拉节点和上拉节点放电不充分导致显示画面异常的问题。因此,本公开实施例提供了一种移位寄存器,包括:第一下拉节点控制模块、第二下拉节点控制模块、第一上拉节点控制模块和第二上拉节点控制模块;所述第一下拉节点控制模块的控制端连接至上拉节点,所述第一下拉节点控制模块的第一端连接至第一电压信号端,所述第一下拉节点控制模块的第二端连接至下拉节点,所述第一下拉节点控制模块被构造成:在所述上拉节点的电位的控制下,将所述第一电压信号端的信号提供给所述下拉节点;所述第二下拉节点控制模块的控制端连接至输入信号端和第一控制端,所述第二下拉节点控制模块的第一端连接至所述第一电压信号端,所述第二下拉节点控制模块的第二端连接至所述下拉节点;所述第二下拉节点控制模块被构造成:在所述输入信号端和所述第一控制端的控制下,将所述第一电压信号端的信号提供给所述下拉节点;所述第一上拉节点控制模块的控制端连接至所述下拉节点,所述第一上拉节点控制模块的第一端连接至所述第一电压信号端,所述第一上拉节点控制模块的第二端连接至所述上拉节点,所述第一上拉节点控制模块被构造成:在所述下拉节点的控制下,将所述第一电压信号端的信号提供给所述上拉节点;所述第二上拉节点控制模块的控制端连接至第一时钟信号端,所述第二上拉节点控制模块的第一端连接至所述第一电压信号端,所述第二上拉节点控制模块的第二端连接至所述上拉节点,所述第二上拉节点控制模块被构造成:在所述第一时钟信号端的控制下,将所述第一电压信号端的信号提供给所述上拉节点。在一种可选的实现方式中,本公开实施例提供的上述移位寄存器中,所述第二下拉节点控制模块包括:第三晶体管和第四晶体管;所述第三晶体管的栅极与所述输入信号端相连,所述第三晶体管的第一极与所述第一电压信号端相连,所述第三晶体管的第二极与所述下拉节点相连,所述第三晶体管在所述输入信号端的控制下将所述第一电压信号端的信号提供给所述下拉节点;所述第四晶体管的栅极与所述第一控制端相连,所述第四晶体管的第一极与所述第一电压信号端相连,所述第四晶体管的第二极与所述下拉节点相连,所述第四晶体管在多数第一控制端的控制下将所述第一电压信号端的信号提供给所述下拉节点。在一种可选的实现方式中,本公开实施例提供的上述移位寄存器中,所述第一下拉节点控制模块包括:第七晶体管;所述第七晶体管的栅极与所述上拉节点相连,所述第七晶体管的第一极与所述第一电压信号端相连,所述第七晶体管的第二极与所述下拉节点相连。在一种可选的实现方式中,本公开实施例提供的上述移位寄存器中,所述第一上拉节点控制模块包括:第六晶体管;所述第六晶体管的栅极与所述下拉节点相连,所述第六晶体管的第一极与所述第一电压信号端相连,所述第六晶体管的第二极与所述上拉节点相连。在一种可选的实现方式中,本公开实施例提供的上述移位寄存器中,所述第二上拉节点控制模块包括:第五晶体管;所述第五晶体管的栅极与所述第一时钟信号端相连,所述第五晶体管的第一极与所述第一电压信号端相连,所述第五晶体管的第二极与所述上拉节点相连。在一种可选的实现方式中,本公开实施例提供的上述移位寄存器中,还包括:第一晶体管;所述第一晶体管的栅极与所述输入信号端相连,所述第一晶体管的第一极与所述第二电压信号端相连,所述第一晶体管的第二极与所述上拉节点相连;所述第一晶体管在所述输入信号端的控制下,将所述第二电压信号端的信号提供给所述上拉节点。在一种可选的实现方式中,本公开实施例提供的上述移位寄存器中,还包括:第二晶体管和电阻;所述第二晶体管的栅极与所述第一时钟信号端相连,所述第二晶体管的第一极与所述第二电压信号端相连,所述第二晶体管的第二极与所述电阻的一端相连,所述电阻的另一端与所述下拉节点相连;所述第二晶体管在所述第一时钟信号端的控制下将所述第二电压信号端的信号提供给所述下拉节点。在一种可选的实现方式中,本公开实施例提供的上述移位寄存器中,还包括:第八晶体管;所述第八晶体管的栅极与所述上拉节点相连,所述第八晶体管的第一极与所述第二时钟信号端相连,所述第八晶体管的第二极与信号输出端相连;所述第八晶体管在所述上拉节点的控制下,将所述第二时钟信号端的信号提供给所述信号输出端。在一种可选的实现方式中,本公开实施例提供的上述移位寄存器中,还包括:第九晶体管;所述第九晶体管的栅极与所述信号输出端相连,所述第九晶体管的第一极与所述第一电压信号端相连,所述第九晶体管的第二极与所述下拉节点相连;所述第九晶体管在所述信号输出端的控制下将所述第一电压信号端的信号提供给所述下拉节点。在一种可选的实现方式中,本公开实施例提供的上述移位寄存器中,还包括:第十晶体管;所述第十晶体管的栅极与所述下拉节点相连,所述第十晶体管的第一极与所述第一电压信号端相连,所述第十晶体管的第二极与所述信号输出端相连;所述第十晶体管在所述下拉节点的控制下,将所述第一电压信号端的信号提供给所述信号输出端。在一种可选的实现方式中,本公开实施例提供的上述移位寄存器中,还包括:第一电容和第二电容;所述第一电容的第一电极与所述上拉节点相连,所述第一电容的第二电极与所述信号输出端相连,所述第一电容用于保持及自举所述上拉节点的电位;所述第二电容的第一电极与所述第三晶体管的第一相连,所述第二电容的第二电极与所述下拉节点相连,所述第二电容用于保持及自举所述下拉节点的电位。相应地,本公开实施例还提供了一种栅极驱动电路,包括本公开实施例提供的上述任一种移位寄存器。相应地,本公开实施例还提供了一种显示装置,包括本公开实施例提供的上述栅极驱动电路。本公开有益效果如下:本公开实施例提供的一种移位寄存器、栅极驱动电路及显示装置,该移位寄存器包括:第一下拉节点控制模块、第二下拉节点控制模块、第一上拉节点控制模块和第二上拉节点控制模块;通过第一下拉节点控制模块和第二下本文档来自技高网...

【技术保护点】
1.一种移位寄存器,其特征在于,包括:第一下拉节点控制模块、第二下拉节点控制模块、第一上拉节点控制模块和第二上拉节点控制模块;所述第一下拉节点控制模块的控制端连接至上拉节点,所述第一下拉节点控制模块的第一端连接至第一电压信号端,所述第一下拉节点控制模块的第二端连接至下拉节点,所述第一下拉节点控制模块被构造成:在所述上拉节点的电位的控制下,将所述第一电压信号端的信号提供给所述下拉节点;所述第二下拉节点控制模块的控制端连接至输入信号端和第一控制端,所述第二下拉节点控制模块的第一端连接至所述第一电压信号端,所述第二下拉节点控制模块的第二端连接至所述下拉节点;所述第二下拉节点控制模块被构造成:在所述输入信号端和所述第一控制端的控制下,将所述第一电压信号端的信号提供给所述下拉节点;所述第一上拉节点控制模块的控制端连接至所述下拉节点,所述第一上拉节点控制模块的第一端连接至所述第一电压信号端,所述第一上拉节点控制模块的第二端连接至所述上拉节点,所述第一上拉节点控制模块被构造成:在所述下拉节点的控制下,将所述第一电压信号端的信号提供给所述上拉节点;所述第二上拉节点控制模块的控制端连接至第一时钟信号端,所述第二上拉节点控制模块的第一端连接至所述第一电压信号端,所述第二上拉节点控制模块的第二端连接至所述上拉节点,所述第二上拉节点控制模块被构造成:在所述第一时钟信号端的控制下,将所述第一电压信号端的信号提供给所述上拉节点。...

【技术特征摘要】
1.一种移位寄存器,其特征在于,包括:第一下拉节点控制模块、第二下拉节点控制模块、第一上拉节点控制模块和第二上拉节点控制模块;所述第一下拉节点控制模块的控制端连接至上拉节点,所述第一下拉节点控制模块的第一端连接至第一电压信号端,所述第一下拉节点控制模块的第二端连接至下拉节点,所述第一下拉节点控制模块被构造成:在所述上拉节点的电位的控制下,将所述第一电压信号端的信号提供给所述下拉节点;所述第二下拉节点控制模块的控制端连接至输入信号端和第一控制端,所述第二下拉节点控制模块的第一端连接至所述第一电压信号端,所述第二下拉节点控制模块的第二端连接至所述下拉节点;所述第二下拉节点控制模块被构造成:在所述输入信号端和所述第一控制端的控制下,将所述第一电压信号端的信号提供给所述下拉节点;所述第一上拉节点控制模块的控制端连接至所述下拉节点,所述第一上拉节点控制模块的第一端连接至所述第一电压信号端,所述第一上拉节点控制模块的第二端连接至所述上拉节点,所述第一上拉节点控制模块被构造成:在所述下拉节点的控制下,将所述第一电压信号端的信号提供给所述上拉节点;所述第二上拉节点控制模块的控制端连接至第一时钟信号端,所述第二上拉节点控制模块的第一端连接至所述第一电压信号端,所述第二上拉节点控制模块的第二端连接至所述上拉节点,所述第二上拉节点控制模块被构造成:在所述第一时钟信号端的控制下,将所述第一电压信号端的信号提供给所述上拉节点。2.如权利要求1所述的移位寄存器,其特征在于,所述第二下拉节点控制模块包括:第三晶体管和第四晶体管;所述第三晶体管的栅极与所述输入信号端相连,所述第三晶体管的第一极与所述第一电压信号端相连,所述第三晶体管的第二极与所述下拉节点相连,所述第三晶体管在所述输入信号端的控制下将所述第一电压信号端的信号提供给所述下拉节点;所述第四晶体管的栅极与所述第一控制端相连,所述第四晶体管的第一极与所述第一电压信号端相连,所述第四晶体管的第二极与所述下拉节点相连,所述第四晶体管在所述第一控制端的控制下将所述第一电压信号端的信号提供给所述下拉节点。3.如权利要求2所述的移位寄存器,其特征在于,所述第一下拉节点控制模块包括:第七晶体管;所述第七晶体管的栅极与所述上拉节点相连,所述第七晶体管的第一极与所述第一电压信号端相连,所述第七晶体管的第二极与所述下拉节点相连。4.如权利要求3所述的移位寄存器,其特征在于,所述第一上拉节点控制模块包括:第六晶体管;所述第六晶体管的栅极与所述下拉节点相连,所述第六晶体管的第一极与所述第一电压信号端相连,所述第六晶体管的第二极与所述上拉节点相连。5...

【专利技术属性】
技术研发人员:郝学光马永达乔勇吴新银
申请(专利权)人:北京京东方技术开发有限公司京东方科技集团股份有限公司
类型:新型
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1