【技术实现步骤摘要】
一种单端口传输芯片的测试方法及系统
本专利技术涉及芯片测试,更具体地说是一种单端口传输芯片的测试方法及系统。
技术介绍
在目前的集成电路设计中,可测试性设计已经作为设计流程中重要的一环,芯片中集成的逻辑单元如微处理器、存储器、数字信号处理器(DigitalSignalProcessors,DSPs)普遍都带有自建测试模块(BIST),以及需要对芯片内部某些重要模拟单元进行测试等等,普遍采用的方法是对芯片设定多种工作模式,将测试引脚或者通过JTAG连接到芯片IO上,在各个模式下分别测试。上述这些原因不仅导致了芯片IO数量的增加,而且导致在对单颗芯片测试时,需要的总的测试向量个数变得越来越大,从而导致集成电路设计中,测试成本占有芯片成本的比例越来越大。而测试成本和测试时间是成正比的,即单颗芯片测试时间越长,则测试成本就越高。
技术实现思路
本专利技术的目的在于克服现有技术的不足,提供一种单端口传输芯片的测试方法及系统。为实现上述目的,本专利技术采用以下技术方案:一种单端口传输芯片的测试方法,所述方法包括:测试主机获取芯片的单端口数据传输控制权;通过单端口对芯片内部待测模块 ...
【技术保护点】
1.一种单端口传输芯片的测试方法,其特征在于,所述方法包括:测试主机获取芯片的单端口数据传输控制权;通过单端口对芯片内部待测模块进行测试配置;根据测试配置读取待测模块的测试数据,并将读取到的测试数据通过单端口发送给测试主机。
【技术特征摘要】
1.一种单端口传输芯片的测试方法,其特征在于,所述方法包括:测试主机获取芯片的单端口数据传输控制权;通过单端口对芯片内部待测模块进行测试配置;根据测试配置读取待测模块的测试数据,并将读取到的测试数据通过单端口发送给测试主机。2.根据权利要求1所述的一种单端口传输芯片的测试方法,其特征在于,所述通过单端口对芯片内部待测模块进行测试配置的步骤,具体包括以下步骤:通过单端口串行总线输入相应待测模块寄存器地址;对寄存器地址进行处理;输入写控制命令;根据控制命令以及寄存器地址将控制数据写入相应待测模块中。3.根据权利要求2所述的一种单端口传输芯片的测试方法,其特征在于,所述对寄存器地址进行处理的步骤,具体包括以下步骤:异步处理;异步处理后进行串并转换处理。4.根据权利要求1所述的一种单端口传输芯片的测试方法,其特征在于,所述根据测试配置读取待测模块的测试数据,并将读取到的测试数据通过单端口发送给测试主机的步骤,具体包括以下步骤:进行芯片内部总线读操作;测试主机释放单端口数据传输控制权;芯片获取单端口传输控制权;读取待测模块寄存器中的数据。5.一种单端口传输芯片的测试系统,其特征在于,所述系统包括获取单元、配置单元以及读取单元;所述获取单...
【专利技术属性】
技术研发人员:彭杨群,
申请(专利权)人:记忆科技深圳有限公司,
类型:发明
国别省市:广东,44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。