一种阵列基板、显示面板及显示装置制造方法及图纸

技术编号:19568040 阅读:36 留言:0更新日期:2018-11-25 03:01
本发明专利技术公开了一种阵列基板、显示面板及显示装置,该阵列基板通过在每一子像素单元内设置至少一个第一薄膜晶体管和至少一个第二薄膜晶体管与像素电极电连接,且各薄膜晶体管的栅极连接至不同的栅线,即相当于同一子像素单元内各薄膜晶体管并联设置,这样在给像素充电时,通过同时给各栅线输入扫描信号同时打开各薄膜晶体管,数据线向像素电极输出数据电压,因此通过至少两个薄膜晶体管给同一个像素电极同时充电,可以提高像素电极的充电效率。

【技术实现步骤摘要】
一种阵列基板、显示面板及显示装置
本专利技术涉及显示
,尤其涉及一种阵列基板、显示面板及显示装置。
技术介绍
液晶显示器(LiquidCrystalDisplay,LCD)由于具有体积小、功耗低、无辐射等优点而备受业界关注。目前,LCD像素驱动是通过向栅线上加载扫描信号使薄膜晶体管开启,数据线向像素电极输出数据电压给像素充电,充电完成后将薄膜晶体管关断以保持电压。
技术实现思路
本专利技术实施例提供的一种阵列基板、显示面板及显示装置,用以提高像素充电效率。因此,本专利技术实施例提供了一种阵列基板,包括多条第一栅线、多条第二栅线、多条数据线,以及呈阵列分布的多个子像素单元;每行子像素单元连接一条所述第一栅线和一条所述第二栅线,每列子像素单元连接一条所述数据线;所述子像素单元包括:像素电极、至少一个第一薄膜晶体管以及至少一个第二薄膜晶体管;每一行的各所述子像素单元中,所述第一薄膜晶体管的栅极连接该行对应的所述第一栅线,所述第一薄膜晶体管的第一极连接对应的所述数据线,所述第一薄膜晶体管的第二极连接所述像素电极;所述第二薄膜晶体管的栅极连接该行对应的所述第二栅线,所述第二薄膜晶体管的第一极本文档来自技高网...

【技术保护点】
1.一种阵列基板,其特征在于,包括多条第一栅线、多条第二栅线、多条数据线,以及呈阵列分布的多个子像素单元;每行子像素单元连接一条所述第一栅线和一条所述第二栅线,每列子像素单元连接一条所述数据线;所述子像素单元包括:像素电极、至少一个第一薄膜晶体管以及至少一个第二薄膜晶体管;每一行的各所述子像素单元中,所述第一薄膜晶体管的栅极连接该行对应的所述第一栅线,所述第一薄膜晶体管的第一极连接对应的所述数据线,所述第一薄膜晶体管的第二极连接所述像素电极;所述第二薄膜晶体管的栅极连接该行对应的所述第二栅线,所述第二薄膜晶体管的第一极连接对应的所述数据线,所述第二薄膜晶体管的第二极连接所述像素电极。

【技术特征摘要】
1.一种阵列基板,其特征在于,包括多条第一栅线、多条第二栅线、多条数据线,以及呈阵列分布的多个子像素单元;每行子像素单元连接一条所述第一栅线和一条所述第二栅线,每列子像素单元连接一条所述数据线;所述子像素单元包括:像素电极、至少一个第一薄膜晶体管以及至少一个第二薄膜晶体管;每一行的各所述子像素单元中,所述第一薄膜晶体管的栅极连接该行对应的所述第一栅线,所述第一薄膜晶体管的第一极连接对应的所述数据线,所述第一薄膜晶体管的第二极连接所述像素电极;所述第二薄膜晶体管的栅极连接该行对应的所述第二栅线,所述第二薄膜晶体管的第一极连接对应的所述数据线,所述第二薄膜晶体管的第二极连接所述像素电极。2.如权利要求1所述的阵列基板,其特征在于,所述第一薄膜晶体管为N型薄膜晶体管,所述第二薄膜晶体管为P型薄膜晶体管;或者,所述第一薄膜晶体管为P型薄膜晶体管,所述第二薄膜晶体管为N型薄膜晶体管。3.如权利要求2所述的阵列基板,其特征在于,所述阵列基板还包括连接在每一行所述子像素单元对应的所述第一栅线和所述第二栅线之间的反相器。4.如权利要求3所述的阵列基板,其特征在于,还包括:与所述第一栅线或所述第二栅线相连的栅极驱动电路;所述栅极驱动电路用于将输入所述第一栅线的信号通过所述反相器后输入至所述第二栅线,或者用于将输入所述第二栅线的信号通过所述反相器后输入至所述第一栅线,以控制所述第一薄膜晶体管和所述第二薄膜晶体管同时开启。5.如权利要求2所述的阵列基板,其特征在于,还包括:与所述第一栅线相连的第一栅极驱动电路,以及与所述第二栅线相连的第二栅极驱动电路;其中,针对同一行所述子像素单元对应的所述第一栅线和所述第二栅线,在同一时刻,所述第一...

【专利技术属性】
技术研发人员:侯涛暴军萍李兴华
申请(专利权)人:京东方科技集团股份有限公司成都京东方光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1