The invention provides a two-step time-to-digital converter based on a time amplifier, which comprises a first-stage Coarse TDC module, a delay unit, a multiplexer Mux, a time amplifier, and a second-stage Fine TDC module, wherein the first-stage Coarse TDC module performs coarse input signals of both start and stop signals. The delay unit is used to delay the start [i] signal and stop signal to eliminate the time error t between the multiplexer Mux output signal and the actual signal; the output of the delay unit is connected to the multiplexer Mux; the output of the multiplexer Mux is connected to the time amplifier; and the output of the time amplifier is connected to the second. The Fine TDC module finely quantifies the signal of the time amplifier. The invention greatly reduces the complexity of the circuit and reduces the power consumption.
【技术实现步骤摘要】
一种基于时间放大器的两步式时间数字转换器
本专利技术属于频率合成的全数字锁相环
,尤其涉及一种基于时间放大器的两步式时间数字转换器。
技术介绍
TDC(时间数字转换器)要完成的功能是,用一个特定的时间精度来对两路输入信号的上升沿时间间隔进行量化。如图1所示,对两路输入信号上升沿时间间隔T进行量化,两条竖直虚线之间的时间间隔为TLSB,代表量化精度也称为分辨率,TLSB越小说明分辨率越高。TDC的设计中,分辨率是最为重要的一个设计指标,很多新型结构都是为了以提高分辨率为目的而设计出来。实现TDC的基本方法为利用门延时的方法来对时间间隔进行量化,量化精度即为单个逻辑门的延时时间。如图2所示,两路输入信号中的start信号进入一条延时链中,延时单元是由两个反相器级联形成的缓冲器构成。缓冲器b1输入为start信号,输出连接到缓冲器b2,以此类推。经过各级延时的start信号与stop信号进行相位比较,相位比较器通常由D触发器实现,当start信号领先于stop信号时D触发器输出为1,当start信号落后于stop信号时D触发器输出变为0。D触发器D0输入端接start信号,时钟端接stop信号,D1时钟端同样接stop信号,输入端接start[1]信号。D触发器输出从1变为0的位置就是start信号相位由领先变为落后的位置,D触发器的输出字码1111…000…称为温度计编码,输入到译码器Encoder中,通过译码器转换为二进制编码后,即可得到输入信号的时间间隔值。这种结构受限于制作工艺所决定的反相器或缓冲器的延时,使得整个TDC分辨率无法达到低于门延时的水 ...
【技术保护点】
1.一种基于时间放大器的两步式时间数字转换器,其特征在于,包括:第一级Coarse TDC模块、延时单元、多路选择器Mux、一个时间放大器、第二级Fine TDC模块;其中,第一级Coarse TDC模块对start信号和stop信号两路输入信号进行粗量化;延时单元用于对start[i]信号和stop信号进行延时,消除多路选择器Mux输出信号和实际信号之间的时间误差t;延时单元的输出端连接至多路选择器Mux;多路选择器Mux的输出端连接至时间放大器;时间放大器的输出端连接至第二级Fine TDC模块,对经过时间放大器的信号进行细量化。
【技术特征摘要】
1.一种基于时间放大器的两步式时间数字转换器,其特征在于,包括:第一级CoarseTDC模块、延时单元、多路选择器Mux、一个时间放大器、第二级FineTDC模块;其中,第一级CoarseTDC模块对start信号和stop信号两路输入信号进行粗量化;延时单元用于对start[i]信号和stop信号进行延时,消除多路选择器Mux输出信号和实际信号之间的时间误差t;延时单元的输出端连接至多路选择器Mux;多路选择器Mux的输出端连接至时间放大器;时间放大器的输出端连接至第二级FineTDC模块,对经过时间放大器的信号进行细量化。2.根据权利要求1所述的两步式时间数字转换器,其特征在于,所述延时单元包括i个延时器;其中,第一级CoarseTDC模块的每一路start信号设置一个支路,所述延时器位于支路上,每一路start信号输入至对应支路上的延时器。3.根据权利要求2所述的两步式时间数字转换器,其特征在于,所述的两步式时间数字转换器的工作工程为:Start信号输入第一级CoarseTDC模块的c1和D0,之后的start[i-1]信号输入ci同时输入Di-1,每一路start信号还要作为对应支路中相同编号延时器Delay的输入,延时器Delayi的另一个输入为stop信号,D触发器D0,D1…Di的输入为相同编号的start信号,clk端输入stop信号,各个输出Q0、Q1…Qi连接至译码...
【专利技术属性】
技术研发人员:盖林冲,王海永,陈岚,
申请(专利权)人:中国科学院微电子研究所,
类型:发明
国别省市:北京,11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。