混合高速缓存制造技术

技术编号:18737515 阅读:38 留言:0更新日期:2018-08-22 05:50
用于实现混合高速缓存的系统、装置以及方法。一种处理器可以包括混合L2/L3高速缓存,其允许所述处理器动态调整所述L2高速缓存的大小和所述L3高速缓存的大小。在一些实施方案中,所述处理器可以是多核处理器,并且可以存在划分为L2逻辑高速缓存和L3逻辑高速缓存以供核心使用的单个高速缓存。在一个实施方案中,所述处理器可以跟踪所述L2逻辑高速缓存和所述L3逻辑高速缓存的高速缓存命中率,并且基于所述高速缓存命中率调整所述L2逻辑高速缓存和所述L3逻辑高速缓存的大小。在另一个实施方案中,所述处理器可以基于所述处理器当前正在执行的应用程序调整所述L2逻辑高速缓存和所述L3逻辑高速缓存的大小。

【技术实现步骤摘要】
【国外来华专利技术】混合高速缓存背景
本文所描述的实施方案涉及处理器,并且更具体地涉及利用处理器中的高速缓存。现有技术描述许多现代计算设备(例如,膝上型/台式计算机、智能电话、机顶盒、器具等)包括具有一个或多个高速缓存的处理子系统。高速缓存通常是位于处理子系统内或附近的较小的快速存取存储器电路,其可以用于存储从计算设备中存储器分级结构的较高级别(即,其他更大的高速缓存和/或存储器)检索的数据,以使得能够更快地访问所存储的数据。一般来讲,计算机系统的主存储器在页面级别粒度下具有存储器组织。通常,页面可以是四千字节(KB)页面,但是可以针对特定实现方式定义任何其他大小的页面。高速缓存存储器组织通常处于高速缓存行级别粒度。高速缓存行是存储在连续的存储器位置中的一组字节,出于一致性目的,它们被视为单元。如本文所用,术语“高速缓存行”和“高速缓存块”中的每一个是可互换的。高速缓存行中的字节数可以根据设计选择而变化,并且可以具有任何大小。现代处理器常常采用多级高速缓存分级结构。例如,对于多核处理器,每个核心可以包括用于存储数据和/或指令的一级(L1)高速缓存。多级高速缓存分级结构通常还包括每核心的专用二级(L2本文档来自技高网...

【技术保护点】
1.一种处理器,其包括:高速缓存;以及控制单元;其中所述控制单元被配置来将所述高速缓存划分为第一逻辑高速缓存和第二逻辑高速缓存,其中所述第一逻辑高速缓存代表高速缓存分级结构的第一级别,并且其中所述第二逻辑高速缓存代表所述高速缓存分级结构的第二级别。

【技术特征摘要】
【国外来华专利技术】2015.12.17 US 14/973,4481.一种处理器,其包括:高速缓存;以及控制单元;其中所述控制单元被配置来将所述高速缓存划分为第一逻辑高速缓存和第二逻辑高速缓存,其中所述第一逻辑高速缓存代表高速缓存分级结构的第一级别,并且其中所述第二逻辑高速缓存代表所述高速缓存分级结构的第二级别。2.如权利要求1所述的处理器,其中所述高速缓存的大小是固定的,所述第一逻辑高速缓存是二级(L2)高速缓存,并且所述第二逻辑高速缓存是三级(L3)高速缓存。3.如权利要求1所述的处理器,其中所述控制单元进一步被配置来重新分配所述第一逻辑高速缓存与所述第二逻辑高速缓存之间的存储容量。4.如权利要求1所述的处理器,其中所述处理器进一步被配置来响应于确定第一高速缓存度量大于第一阈值,修改所述第一逻辑高速缓存的大小并修改所述第二逻辑高速缓存的大小。5.如权利要求1所述的处理器,其中所述处理器进一步被配置来:从所述第二逻辑高速缓存的第一部分向存储器发送第一请求,其中所述第一请求以第一存储器地址为目标;在将所述第一请求发送到存储器之后并且在接收来自存储器的第一填充数据之前,将所述第二逻辑高速缓存的所述第一部分重新分配给所述第一逻辑高速缓存,其中所述第一填充数据对应于所述第一请求;在所述第一逻辑高速缓存处接收来自存储器的所述第一填充数据;确定所述第一存储器地址已经重映射到所述第二逻辑高速缓存的第二部分,其中将所述第二逻辑高速缓存的所述第一部分重新分配给所述第一逻辑高速缓存导致所述第一存储器地址重映射到所述第二逻辑高速缓存的所述第二部分;并且将所述第一填充数据从所述第一逻辑高速缓存转发到所述第二逻辑高速缓存的所述第二部分。6.如权利要求1所述的处理器,其中所述处理器被配置来响应于从执行第一应用程序切换到执行第二应用程序,减小所述第一逻辑高速缓存的存储容量并增大所述第二逻辑高速缓存的存储容量。7.如权利要求1所述的处理器,其中所述处理器进一步被配置来:将所述第二逻辑高速缓存的第一路径重新分配给所述第一逻辑高速缓存;识别存储在所述第二逻辑高速缓存的所述第一路径中的第一高速缓存行;并且响应于将所述第一路径从所述第二逻辑高速缓存重新分配到所述所述第一逻辑高速缓存,使所述第一高速缓存行无效。8.一种方法,其包括:将高速缓存划分为第一逻辑高速缓存和第二逻辑高速缓存,其中所述第一逻辑高速缓存代表高速缓存分级结构的第一级别,并且其中所述第二逻辑高速缓存代表所述高速缓存分级结构的第二级别。9.如权利要求8所述的方法,其中所述高速缓存的大小是固定的,所述第一逻辑高速缓存是二级(L2)高速缓存,并且所述第二逻辑高速缓存是三级(L3)高速缓存。10.如权利要求8所述的方法,其还包括:重新分配所述第一逻辑高速缓存与所述第二逻辑高速缓存之间的存储容量。11.如权利要求8所述的方法,其还包括:响应于确定第一高速缓存度量大于第一阈值,修改所述第一逻辑高速缓存的大小并修改所述第二逻辑高速缓存的大小。12.如权利要求8所述的方法,其还包括:从所述第二逻辑高速缓存的第一部分向存储器...

【专利技术属性】
技术研发人员:加百利尔·H·罗
申请(专利权)人:超威半导体公司
类型:发明
国别省市:美国,US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1