串流上下文的高速缓存系统技术方案

技术编号:12863136 阅读:121 留言:0更新日期:2016-02-13 11:39
一种串流上下文(stream context)的高速缓存系统,其主要包含高速缓存(cache)及映射表(mapping table)。其中,高速缓存储存多个串流上下文,而映射表则储存串流上下文位于系统存储器中的相应地址。藉此,根据映射表的内容,如果串流上下文已事先读取并储存于高速缓存中,则主机(host)即可直接从高速缓存取得串流上下文,不需再从系统存储器来读取。

【技术实现步骤摘要】
【专利摘要】一种串流上下文(stream context)的高速缓存系统,其主要包含高速缓存(cache)及映射表(mapping table)。其中,高速缓存储存多个串流上下文,而映射表则储存串流上下文位于系统存储器中的相应地址。藉此,根据映射表的内容,如果串流上下文已事先读取并储存于高速缓存中,则主机(host)即可直接从高速缓存取得串流上下文,不需再从系统存储器来读取。【专利说明】串流上下文的高速缓存系统本申请是以下专利技术专利申请的分案申请:申请号:200910204024.8申请日:2009年9月30日专利技术名称:串流上下文的高速缓存系统
本专利技术是有关一种通用串行总线(USB),特别是关于一种串流上下文(streamcontext)的高速缓存(cache)系统。
技术介绍
通用串行总线(Universal Serial Bus,以下简称为USB)普遍使用于电子装置中,用以传送数据于主机(host)与外围装置(device)之间。USB版本1.0的数据传送速度为1.5兆位/秒(低速,low speed)及12兆位/秒(全速,full speed)本文档来自技高网...
串流上下文的高速缓存系统

【技术保护点】
一种串流上下文的高速缓存系统,包含:一高速缓存,用以储存多个串流上下文,所述多个串流上下文是从一系统存储器读取的;及一映射表,用以储存该多个串流上下文位于该系统存储器中的相应地址;一MCU控制单元,用于执行MCU预取串流上下文操作;其中,根据该映射表的内容,判断该串流上下文是否已存在于该高速缓存中,如果未存在,则该MCU控制单元将相应地址写至该映射表中,从该系统存储器读取该串流上下文,将该串流上下文写至该高速缓存,自该串流上下文得到一离开队列指针,用以触发相关的传送请求区块的预取;及如果存在,则结束操作。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:郭秀丽赖瑾惠志强秦双双
申请(专利权)人:威盛电子股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1