一种图像处理系统技术方案

技术编号:17955339 阅读:29 留言:0更新日期:2018-05-16 03:38
本实用新型专利技术属于图像处理技术领域,提供了一种图像处理系统。在本实用新型专利技术中,通过采用包括图像传感器、FPGA芯片、显示器、第一存储器、第二存储器、电源管理芯片及JTAG接口的图像处理系统,使得电源管理芯片向第一存储器供电,JTAG接口通过外部下载器下载FPGA芯片的应用程序,并将应用程序存储至第一存储器或第二存储器,第二存储器在图像处理系统启动时,将应用程序加载至FPGA芯片,图像传感器采集图像信息,并将图像信息发送至FPGA芯片,FPGA芯片对图像信息进行解码处理以生成图像,对图像进行缩放和拼接处理后发送至第一存储器进行缓存,并从第一存储器中读取经过缩放和拼接处理后的图像,以发送至显示器进行显示。该图像处理系统灵活性强,通用性高。

An image processing system

The utility model belongs to the field of image processing technology, and provides an image processing system. In the utility model, by using an image processing system including image sensor, FPGA chip, display, first memory, second memory, power management chip and JTAG interface, the power management chip is supplied to the first memory, and the JTAG interface downloads the application program of the FPGA chip through an external downloader. The application program is stored to the first memory or second memory, and the second memory loads the application program to the FPGA chip when the image processing system is started. The image sensor collects the image information and sends the image information to the FPGA chip. The FPGA chip decodes the image information to generate the image and reduces the image. Post and splicing are sent to the first memory to be cached, and the image after scaling and splicing is read from the first memory to be sent to the display for display. The image processing system has high flexibility and versatility.

【技术实现步骤摘要】
一种图像处理系统
本技术属于图像处理
,尤其涉及一种图像处理系统。
技术介绍
随着无人机、倒车影像、机器视觉等市场的迅速发展,图像处理技术的重要性不言而喻。目前,传统的图像处理技术是基于为专门目的而设计的集成电路(ApplicationSpecificIntegratedCircuit,ASIC)实现的。其中,ASIC指的是特殊应用集成电路,其主要是针对某一固定算法或应用而专门设计的特殊规格的逻辑IC,并且如果算法固定并且成熟,就可以进行ASIC定制,从而使产品功耗更小、处理速度更快、可靠性更高。然而,由于在实际应用中ASIC定制周期长、成本高,并且在设计完成后修改和移植性比较差,因此,基于ASIC实现的图像处理技术,存在因ASIC灵活性低的特点导致用其构建的图像采集和处理系统缺乏足够的通用性的问题。故,有必要提供一种技术方案,以解决上述技术问题。
技术实现思路
本技术的目的在于提供一种图像处理系统,旨在解决现有图像处理技术所存在的因ASIC灵活性低的特点导致用其构建的图像采集和处理系统缺乏足够的通用性的问题。本技术是这样实现的,一种图像处理系统,所述图像处理系统包括:多个图像传感器、FPGA芯片、显示器、第一存储器、第二存储器、电源管理芯片以及JTAG接口;所述图像传感器的输出端与所述FPGA芯片的第一输入端连接,所述第一存储器的输出端与所述FPGA芯片的第二输入端连接,所述第二存储器的输出端与所述FPGA芯片的第三输入端连接,所述FPGA芯片的输出端与所述显示器的输入端连接,所述第一存储器的第一输入端与所述电源管理芯片的输出端连接,所述第一存储器的第二输入端与所述JTAG接口的第一输出端连接,所述JTAG接口的第二输出端与所述第二存储器的输入端连接,所述JTAG接口的输入端与外部下载器连接;所述电源管理芯片为所述第一存储器提供供电电压;所述JTAG接口通过所述外部下载器下载所述FPGA芯片的应用程序,并将所述应用程序存储至所述第一存储器或所述第二存储器;所述第二存储器在所述图像处理系统启动时,将所述应用程序加载至所述FPGA芯片;所述图像传感器采集图像信息,并将所述图像信息发送至所述FPGA芯片;所述FPGA芯片对所述图像信息进行解码处理以生成图像,对所述图像进行缩放和拼接处理后发送至所述第一存储器进行缓存,并从所述第一存储器中读取经过缩放和拼接处理后的图像,以发送至所述显示器进行显示。在本技术中,通过采用包括图像传感器、FPGA芯片、显示器、第一存储器、第二存储器、电源管理芯片及JTAG接口的图像处理系统,使得电源管理芯片为第一存储器提供供电电压,JTAG接口通过外部下载器下载FPGA芯片的应用程序,并将应用程序存储至第一存储器或第二存储器,第二存储器在图像处理系统启动时,将应用程序加载至FPGA芯片,图像传感器采集图像信息,并将图像信息发送至FPGA芯片,FPGA芯片对图像信息进行解码处理以生成图像,对图像进行缩放和拼接处理后发送至第一存储器进行缓存,并从第一存储器中读取经过缩放和拼接处理后的图像,以发送至显示器进行显示,使得本技术提供的图像处理系统灵活性增强,通用性提高,进而解决了现有图像处理技术所存在的因ASIC灵活性低的特点导致用其构建的图像采集和处理系统缺乏足够的通用性的问题。附图说明图1是本技术一实施例所提供的图像处理系统的模块结构示意图。具体实施方式为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本技术,并不用于限定本技术。以下结合具体附图对本技术的实现进行详细的描述:图1示出了本技术一实施例所提供的图像处理系统10的模块结构,为了便于说明,仅示出了与本实施例相关的部分,详述如下:如图1所示,本技术实施例所提供的图像处理系统10包括:多个图像传感器100(图中以四个为例进行说明)、FPGA芯片101、显示器102、第一存储器103、第二存储器104、电源管理芯片105以及JTAG接口106。其中,图像传感器100的输出端与FPGA芯片101的第一输入端连接,第一存储器103的输出端与FPGA芯片101的第二输入端连接,第二存储器104的输出端与FPGA芯片101的第三输入端连接,FPGA芯片101的输出端与显示器102的输入端连接,第一存储器103的第一输入端与电源管理芯片105的输出端连接,第一存储器103的第二输入端与JTAG接口106的第一输出端连接,JTAG接口106的第二输出端与第二存储器104的输入端连接,JTAG接口106的输入端与外部下载器(图中未示出)连接。具体的,电源管理芯片105为第一存储器103提供供电电压;JTAG接口106通过外部下载器下载FPGA芯片101的应用程序,并将应用程序存储至第一存储器103或第二存储器104;第二存储器104在图像处理系统10启动时,将应用程序加载至FPGA芯片101;图像传感器100采集图像信息,并将图像信息发送至FPGA芯片101;FPGA芯片101对图像信息进行解码处理以生成图像,对图像进行缩放和拼接处理后发送至第一存储器103进行缓存,并从第一存储器103中读取经过缩放和拼接处理后的图像,以发送至显示器102进行显示。具体实施时,图像传感器100与FPGA芯片101之间、FPGA芯片101与显示器102之间均采用MIPI接口方式连接。也就是说,当图像传感器100采集到图像信息后,图像传感器100通过MIPI协议将图像信息发送至FPGA芯片101,以便于FPGA芯片101对该图像信息进行解码处理,以生成多帧图像。进一步的,当FPGA芯片101根据图像传感器100发送的图像信息生成多帧图像后,FPGA芯片101内嵌的数字信号处理(DigitalSignalProcessing,DSP)对图像进行运算处理,该运算处理包括但不限于放大、缩小、拼接等处理的一种或者多种。在FPGA芯片101对生成的多帧图像进行运算处理后,FPGA芯片101将该运算处理后的图像存储到第一存储器103中,以进行缓存,并在需要对该运算处理后的图像进行显示时,将该运算处理后的图像从第一存储器103中读出,并通过MIPI协议将该运算处理后的图像发送至显示器102,以便于显示器102对该运算处理后的图像进行显示。需要说明的是,在本技术实施例中,本实施例提供的图像处理系统10中的显示器102可以由一个大屏幕显示器实现,也可以由多个小屏幕显示器拼接实现,图1中仅仅是以一个为例进行说明,此处并不做具体限制;此外,JTAG接口106可采用标准接口实现,其与PC端的下载器直接相连,通过PC端的下载器下载FPGA芯片101所需的应用程序至第一存储器103或第二存储器104的同时,还支持仿真调试功能。进一步的,作为本技术一优选实施方式,FPGA芯片101的型号为GW2A-18k。其中,在本技术实施例中,FPGA芯片101指的是现场可编程门阵列(Field-ProgrammableGateArray,FPGA)芯片,并且该现场可编程门阵列芯片优先采用型号为GW2A-18k的芯片实现。在本实施例中,本文档来自技高网...
一种图像处理系统

【技术保护点】
一种图像处理系统,其特征在于,所述图像处理系统包括:多个图像传感器、FPGA芯片、显示器、第一存储器、第二存储器、电源管理芯片以及JTAG接口;所述图像传感器的输出端与所述FPGA芯片的第一输入端连接,所述第一存储器的输出端与所述FPGA芯片的第二输入端连接,所述第二存储器的输出端与所述FPGA芯片的第三输入端连接,所述FPGA芯片的输出端与所述显示器的输入端连接,所述第一存储器的第一输入端与所述电源管理芯片的输出端连接,所述第一存储器的第二输入端与所述JTAG接口的第一输出端连接,所述JTAG接口的第二输出端与所述第二存储器的输入端连接,所述JTAG接口的输入端与外部下载器连接;所述电源管理芯片为所述第一存储器提供供电电压;所述JTAG接口通过所述外部下载器下载所述FPGA芯片的应用程序,并将所述应用程序存储至所述第一存储器或所述第二存储器;所述第二存储器在所述图像处理系统启动时,将所述应用程序加载至所述FPGA芯片;所述图像传感器采集图像信息,并将所述图像信息发送至所述FPGA芯片;所述FPGA芯片对所述图像信息进行解码处理以生成图像,对所述图像进行缩放和拼接处理后发送至所述第一存储器进行缓存,并从所述第一存储器中读取经过缩放和拼接处理后的图像,以发送至所述显示器进行显示。...

【技术特征摘要】
1.一种图像处理系统,其特征在于,所述图像处理系统包括:多个图像传感器、FPGA芯片、显示器、第一存储器、第二存储器、电源管理芯片以及JTAG接口;所述图像传感器的输出端与所述FPGA芯片的第一输入端连接,所述第一存储器的输出端与所述FPGA芯片的第二输入端连接,所述第二存储器的输出端与所述FPGA芯片的第三输入端连接,所述FPGA芯片的输出端与所述显示器的输入端连接,所述第一存储器的第一输入端与所述电源管理芯片的输出端连接,所述第一存储器的第二输入端与所述JTAG接口的第一输出端连接,所述JTAG接口的第二输出端与所述第二存储器的输入端连接,所述JTAG接口的输入端与外部下载器连接;所述电源管理芯片为所述第一存储器提供供电电压;所述JTAG接口通过所述外部下载器下载所述FPGA芯片的应用程序,并将所述应用程序存储至所述第一存储器或所述第二存储器;所述第二存储器在所述图像处理系统启动时,将所述应用程序加载至所述FPGA芯片;所述图像传感器采集图像信息,并将所述图像信息发送至所述FPGA芯片;所述FPGA芯片对所述图像信息...

【专利技术属性】
技术研发人员:周奇徐才曹山任亮靳亚男
申请(专利权)人:上海先基半导体科技有限公司
类型:新型
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1