具有整合型实体编码与前向错误校正子层的以太网络物理层装置制造方法及图纸

技术编号:17917417 阅读:310 留言:0更新日期:2018-05-10 21:18
本发明专利技术所揭示为具有整合型实体编码与前向错误校正子层的以太网络物理层装置(例如:收发器、接收器及传送器)。各物理层装置包括实体编码子层(PCS)、前向错误校正子层(FEC)及(多个)整合功能块。各整合功能块于某数目的时钟周期止住PCS及FEC内部分数据路径(例如:部分传送器(TX)数据路径或部分接收器(RX)数据路径)中的数据流,以便对通过FEC内该部分的数据路径中所含有的数据处理器(例如:码字标示(CWM)插入器或CWM移除器)处理该数据流进行补偿。使用此(等)整合功能块,PCS及FEC中便不需要冗余组件,由此降低潜时、成本及芯片面积耗用。另外还揭示相关联的方法。

【技术实现步骤摘要】
具有整合型实体编码与前向错误校正子层的以太网络物理层装置
本专利技术涉及一种以太网络物理层装置,并且更具体地说,涉及一种具有整合型实体编码与前向错误校正子层的以太网络物理层装置。
技术介绍
开放系统互连(OSI)模型对网络链接应用中的通讯功能进行特性分析及标准化。无论是那一种网络链接技术,此OSI模型都具有下列数层:物理层、数据链路层、网络层、传输层、交谈层、表示层及应用层。“以太网络”系指一系列举例而言,常在局域网络(LAN)及都会局域网络(MAN)中使用的网络链接技术。不同的以太网络网络链接技术是通过以太网络讯框传送率(例如:以千兆位/秒(Gb/s)为单位)所界定,这些不同的以太网络网络链接技术受电机电子工程师学会(IEEE)802标准下不同的小节所管理。无论如何,不同的以太网络网络链接技术将会具有相同的OSI模型层。也就是说,以上所参考的此等OSI模型层将会在各不同以太网络网络链接技术中呈现。然而,取决于所论的以太网络网络链接技术,特定OSI模型层(例如:物理层)的架构可能改变,并且希望加以改善(例如:降低潜时、成本及/或芯片面积耗用)。
技术实现思路
本文中所揭示为具有整合型实体编码与前向错误校正子层的以太网络物理层装置(例如:收发器、接收器及传送器)。各物理层装置可包括实体编码子层(PCS)、前向错误校正子层(FEC)及(多个)整合功能块。各整合功能块可于某数目的时钟周期(clockcycle)止住PCS及FEC内部分数据路径(例如:部分传送器(TX)数据路径或部分接收器(RX)数据路径)中的数据流,以便对通过FEC内该部分的数据路径中所含有的数据处理器(例如:码字标示(CWM)插入器或CWM移除器)处理该数据流进行补偿。使用此(等)整合功能块,PCS及FEC中便不需要冗余组件,由此降低潜时、成本及芯片面积耗用。本文中另外还揭示相关联的方法。更具体地说,本文中所揭示为一种以太网络物理层装置(例如:收发器、接收器或传送器)的具体实施例。此物理层装置可具有多个子层,包括但不限于实体编码子层(PCS)及前向错误校正子层(FEC)。至少一条数据路径(例如:传送器(TX)数据路径及/或接收器(RX)数据路径)可跨PCS与FEC延展。此物理层装置还可具有整合PCS及FEC的一或多个整合功能块。具体而言,各整合功能块可与FEC内一部分数据路径中的数据处理器连通,并且于某数目的时钟周期,止住PCS及FEC内此等部分的数据路径中的数据流,以便对通过此数据处理器处理此数据流进行补偿。所揭示的一项特定具体实施例为以太网络物理层收发器。此收发器可具有多个子层,包括但不限于实体编码子层(PCS)及前向错误校正子层(FEC)。此收发器还可具有传送器(TX)侧及接收器(RX)侧以及位在各侧跨PCS及FEC延展的数据路径(即TX数据路径及RX数据路径)。此收发器还可具有一对实体编码子层与前向错误校正子层整合功能块。此对整合功能块可兼含将此收发器的传送器(TX)侧的PCS及FEC整合的第一整合功能块、以及将此收发器的收发器(RX)侧的PCS及FEC整合的第二整合功能块。第一整合功能块可与FEC内一部分TX数据路径中的码字标示(CWM)插入器连通,并且于第一数目的时钟周期,止住PCS及FEC内此等部分的TX数据路径中的TX数据流,以便对通过CWM插入器将CWM插入TX数据流进行补偿。第二整合功能块可与具有FEC的一部分RX数据路径中的CWM移除器连通,并且于第二数目的时钟周期,止住PCS及FEC内部分RX数据路径中的RX数据流,用以对通过CWM移除器将CWM从RX数据流移除进行补偿。本文中还揭示一种操作以太网络物理层装置(例如:收发器、传送器或接收器)的方法的具体实施例。本方法可包括提供物理层装置,如以上所述。具体而言,此物理层装置可具有多个子层,包括但不限于实体编码子层(PCS)及前向错误校正子层(FEC)。至少一条数据路径(例如:传送器(TX)数据路径及/或接收器(RX)数据路径)可跨PCS与FEC延展。此物理层装置还可具有整合PCS及FEC的至少一个整合功能块。本方法还可包括通过该整合功能块,于某数目的时钟周期止住该PCS及该FEC内部分数据路径的数据流,以便在该FEC内的该部分数据路径中对通过数据处理器处理该数据流进行补偿。附图说明本专利技术将会参照图式经由以下详细说明而更加让人了解,此等图式不必然按照比例绘制,其中:图1为绘示物理层装置的多个子层的示意图;图2为绘示物理层装置中实体编码与前向错误校正子层离散架构的示意图;图3为绘示物理层装置中实体编码与前向错误校正子层整合架构的示意图;图4为绘示例示性TX数据路径控制器的示意图;图5为绘示例示性CWM插入补偿逻辑的示意图;图6为绘示例示性RX数据路径控制器的示意图;图7为绘示例示性CWM移除补偿逻辑的示意图;以及图8为绘示物理层装置操作方法的流程图。具体实施方式如上所述,开放系统互连(OSI)模型对网络链接应用中的通讯功能进行特性分析及标准化。无论是那一种网络链接技术,此OSI模型都具有下列数层:物理层、数据链路层、网络层、传输层、交谈层、表示层及应用层。“以太网络”系指一系列举例而言,常在局域网络(LAN)及都会局域网络(MAN)中使用的网络链接技术。不同的以太网络网络链接技术是通过以太网络讯框传送率(例如:以千兆位/秒(Gb/s)为单位)所界定,这些不同的以太网络网络链接技术受电机电子工程师学会(IEEE)802标准下不同的小节所管理。无论如何,不同的以太网络网络链接技术将会具有相同的OSI模型层。也就是说,以上所参考的此等OSI模型层将会在各不同以太网络网络链接技术中呈现。然而,取决于所论的以太网络网络链接技术,特定OSI模型层的架构可能改变,并且希望加以改善(例如:降低潜时、成本及/或芯片面积耗用)。举例而言,任何给定以太网络网络链接技术中的物理层将会包括用来通过实体媒体(例如:收发器或传送器及接收器)传送及接收比特流的(多个)以太网络物理层装置。如图1所示,物理层装置(PHYS)130将会具有多个子层,包括实体编码子层(PCS)131、前向错误校正子层(FEC)132、实体媒体附接子层(PMA)133以及实体媒体相依子层(PMD)134。PCS131位于物理层130的顶端,并且可通过媒体独立接口(MII)120连结至数据链路层110的媒体访问控制子层(MAC)113。在PHYS130内,PCS131可通过FEC132连结至PMA133。PMA133可进一步连结至PMD134,其通过媒体相依接口(MDI)140与实体媒体150连通。图2为绘示可用于一部分200物理层装置中,尤其是25Gb/s以太网络网络链接技术里一部分物理层收发器中的实体编码子层(PCS)210及前向错误校正子层(FEC)250的例示性架构。此物理层收发器的FEC250可以是李德-所罗门(RS)FEC,并且依据用于25Gb/s以太网络网络链接技术的IEEE标准802.3byD3.2,FEC250可在传送器(TX)数据路径291里包括码字标示(CWM)插入器255。CWM插入器255可将CWM插入通过FEC250里此部分TX数据路径291的TX数据流,以便侦检数据封包边界。此FEC250亦可在本文档来自技高网...
具有整合型实体编码与前向错误校正子层的以太网络物理层装置

【技术保护点】
一种物理层装置,其包含:实体编码子层;前向错误校正子层;以及整合功能块,与该实体编码子层及该前向错误校正子层连通并且可操作性连接,该整合功能块于一数目的时钟周期止住该实体编码子层及该前向错误校正子层内部分数据路径的数据流,以便在该前向错误校正子层内的一部分该数据路径中对通过数据处理器处理该数据流进行补偿。

【技术特征摘要】
2016.10.28 US 15/336,9741.一种物理层装置,其包含:实体编码子层;前向错误校正子层;以及整合功能块,与该实体编码子层及该前向错误校正子层连通并且可操作性连接,该整合功能块于一数目的时钟周期止住该实体编码子层及该前向错误校正子层内部分数据路径的数据流,以便在该前向错误校正子层内的一部分该数据路径中对通过数据处理器处理该数据流进行补偿。2.如权利要求1所述的物理层装置,该整合功能块包含:处理补偿逻辑,可操作性连接至该实体编码子层内一部分该数据路径中的时钟补偿逻辑;以及数据路径控制器,与该实体编码子层及该前向错误校正子层两者内该数据路径中的该数据处理器、该处理补偿逻辑及其它组件连通,该数据路径控制器进行以下步骤:自该数据处理器接收处理信号;基于该处理信号,判定该数据路径中该数据流要予以止住期间的该数目的时钟周期;以及产生并且传送指出的该数目的时钟周期的数据止住信号至该处理补偿逻辑及所述其它组件。3.如权利要求2所述的物理层装置,该处理补偿逻辑及所述其它组件自该数据路径控制器接收该数据止住信号,并且响应于该数据止住信号,于指出的该数目的时钟周期步止住所有功能。4.如权利要求1所述的物理层装置,该数据路径为传送器数据路径,并且该数据处理器为,该码字标示插入器将码字标示插入该数据流以容许侦检数据封包边界。5.如权利要求1所述的物理层装置,该数据路径为接收器数据路径,并且该数据处理器为码字标示移除器,该码字标示移除器将码字标示从该数据流移除。6.如权利要求1所述的物理层装置,其中,该物理层装置包含传送器、接收器及收发器其中至少一者。7.一种物理层收发器,其包含:实体编码子层;前向错误校正子层;以及一对实体编码子层与前向错误校正子层整合功能块,其包含:第一整合功能块,与该实体编码子层及该前向错误校正子层连通并且可操作性连接,该第一整合功能块于第一数目的时钟周期,止住该实体编码子层及该前向错误校正子层内部分传送器数据路径中的传送器数据流,以便对通过码字标示插入器将码字标示插入该传送器数据流进行补偿,该码字标示插入器为该前向错误校正子层内的一部分该传送器数据路径;以及第二整合功能块,与该实体编码子层及该前向错误校正子层连通并且可操作性连接,该第二整合功能块于第二数目的时钟周期,止住该实体编码子层及该前向错误校正子层内部分接收器数据路径中的接收器数据流,以便对通过码字标示移除器将码字标示从该接收器数据流移除进行补偿,该码字标示移除器为该前向错误校正子层内的一部分该接收器数据路径。8.如权利要求7所述的物理层收发器,该第一整合功能块包含:码字标示插入补偿逻辑,可操作性连接至该实体编码子层内一部分该传送器数据路径中的传送器时钟补偿逻辑;以及传送器数据路径控制器,与该实体编码子层及该前向错误校正子层两者内该传送器数据路径中与该码字标示插入器、该码字标示插入补偿逻辑及其它传送器组件连通,该传送器数据路径控制器进行以下步骤:自该码字标示插入器接收码字标示插入信号;基于该码字标示插入信号,判定该传送器数据流要予以止住期间的该第一数目的时钟周期;以及产生并且传送指出该第一数目的时钟周期的传送器数据止住信号至该码字标示插入补偿逻辑及所述其它传送器组件。9.如权利要求8所述的物理层收发器,该码字标示插入补偿逻辑及所述其它传送器组件自该传送器数据路径控制器接收该传送器数据止住信号,并且响应于该传送器数据止住信号,于该指出第一数目的时钟周期止住所有功能。10.如权利要求8所述的物理层收发器,该码...

【专利技术属性】
技术研发人员:杨凯刘洋殷积磊江巍
申请(专利权)人:格罗方德半导体公司
类型:发明
国别省市:开曼群岛,KY

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1