用于MIPI C-PHY接收器的突发模式时钟数据恢复电路制造技术

技术编号:17798256 阅读:36 留言:0更新日期:2018-04-25 21:46
本申请案涉及一种用于MIPI C‑PHY接收器的突发模式时钟数据恢复电路。实例突发模式时钟数据恢复电路可包含时钟恢复电路,其经耦合以接收多个数据信号,且作为响应提供经恢复的时钟信号。所述多个数据信号中的每一者包含数据和嵌入时钟信号,且所述多个数据信号可基于经编码符号。所述时钟恢复电路经耦合以响应于所述多个数据信号中的第一者而产生所述经恢复的时钟信号。数据恢复电路可经耦合以接收所述多个数据信号和所述经恢复的时钟信号,且响应于所述经恢复的时钟信号而提供多个经恢复的数据信号。所述数据恢复电路经耦合以使所述多个数据信号中的每一者延迟,且响应于所述至少一个时钟脉冲而捕获所述经延迟的多个数据信号中的每一者。

【技术实现步骤摘要】
用于MIPIC-PHY接收器的突发模式时钟数据恢复电路
本专利技术大体上涉及高速串行接口,且明确地但非排它地说,涉及符合MIPIC-PHY标准的高速串行接口。
技术介绍
图像传感器已变得随处可见。它们广泛用于数字静态照相机、蜂窝式电话、安全性相机,以及医学、汽车和其它应用。用来制造图像传感器的技术已经以大步调持续发展。举例来说,对较高分辨率和较低功耗的需求已促进了这些裝置的进一步小型化和集成。将这些裝置继承到移动装置中,连同数据带宽要求的增加已导致不同数据传送协议的开发。不同数据传送协议可定义较高传送速率。然而,较高传送速率可使对图像传感器的改变成为必需,至少在接收器和发射器电路方面。举例来说,可用三个一组的数据信号来代替差分信号,所述数据信号可用于在三个一组的导线上传送由各种信号形成的经编码符号。为了实施此类新协议,如所提到,图像传感器可需要考虑编码和额外总线导线。
技术实现思路
本专利技术的一方面涉及一种设备,其包括:时钟恢复电路,所述时钟恢复电路经耦合以接收多个数据信号,且作为响应提供经恢复的时钟信号,其中所述多个数据信号中的每一者包含数据和嵌入时钟信号,其中所述多个数据信号是基于经编码符号,且其中所述时钟恢复电路经耦合以响应于所述多个数据信号中的第一者而产生经恢复的时钟信号,其中所述多个数据信号中的每一者是循序接收到的;且响应于所述多个数据信号中的第一者而提供所述经恢复的时钟信号的至少一个时钟脉冲;以及数据恢复电路,其经耦合以接收所述多个数据信号和所述经恢复的时钟信号,且响应于所述经恢复的时钟信号而提供多个经恢复的数据信号,其中所述数据恢复电路经耦合以使所述多个数据信号中的每一者延迟;且响应于所述至少一个时钟脉冲而捕获所述经延迟的多个数据信号中的每一者。在本专利技术的另一方面,一种设备包括多个脉冲产生器电路,所述多个脉冲产生器电路中的每一者经耦合以接收多个数据信号中的相应一者,且作为响应提供多个脉冲信号,其中所述多个数据信号来自经编码符号,且其中所述多个数据信号中的每一者在不同时间到达;时钟产生器电路,其经耦合以接收所述多个脉冲信号,且响应于接收到的所述脉冲信号的至少一第一者而提供时钟脉冲,其中所述时钟产生器响应于复位信号而复位;延迟器,其经耦合以接收所述时钟脉冲,使所述时钟脉冲延迟第一延迟量,且将经延迟的时钟脉冲提供给所述时钟产生器作为复位信号;多个延迟电路,所述多个延迟电路中的每一者经耦合以接收所述多个数据信号中的相应一者,且作为响应提供经延迟的数据信号;以及多个锁存电路,所述多个锁存电路中的每一者经耦合以接收所述经延迟的数据信号中的相应一者,响应于所述时钟脉冲而锁存所述多个数据信号中的相应一者,且提供所述多个数据信号中的相应一者作为相应的经恢复数据信号。在本专利技术的又一方面中,一种系统包括控制器,其经耦合以从图像传感器接收一或多个经编码符号,所述控制器包含:时钟恢复电路,其经耦合以接收多个数据信号,且作为响应提供经恢复的时钟信号,其中所述多个数据信号中的每一者包含数据和嵌入时钟信号,其中所述多个数据信号是基于所述一或多个经编码符号中的至少一者,其中所述时钟恢复电路经耦合以响应于多个数据信号中的第一者而产生经恢复的时钟信号,其中所述多个数据信号中的每一者是循序接收到的;且响应于所述多个数据信号中的第一者而提供经恢复的时钟信号的至少一个时钟脉冲;以及数据恢复电路,其经耦合以接收所述多个数据信号和所述经恢复的时钟信号,且响应于所述经恢复的时钟信号而提供多个经恢复的数据信号,其中所述数据恢复电路经耦合以使所述多个数据信号中的每一者延迟;且响应于所述至少一个时钟脉冲而捕获经延迟的多个数据信号中的每一者。附图说明参考以下图式描述本专利技术的非限制性且非穷尽性的实例,其中除非另外指定,否则遍布各图的相同的参考标号指代相同的部分。图1是根据本专利技术的实施例的实例系统。图2是根据本专利技术的实施例的时钟数据恢复电路的实例框图。图3是根据本专利技术的实施例的实例时序图。图4是根据本专利技术的实施例的时钟产生器电路的实例。图5是根据本专利技术的实施例的时钟产生器电路的实例。图6是根据本专利技术的实施例的实例脉冲产生电路。图7是根据本专利技术的实施例的时钟数据恢复电路的实例框图。对应参考标号在图式的若干视图中始终指示对应组件。熟练的技术人员将了解,图中的元件仅为简单和清晰起见而进行说明,但不一定按比例绘制。举例来说,图中的一些元件的尺寸可能相对于其它元件夸示以有助于改进对本专利技术的各种实施例的理解。并且,通常未描绘在商业可行的实施例中有用或必需的常见但众所周知的元件,以便促进本专利技术的这些各种实施例的遮挡较少的视图。具体实施方式本文中描述一种用于具有时钟数据恢复电路的高速串行接口的装置和方法的实例。在以下描述中,陈述众多具体细节以提供对具体实例的透彻描述。然而,相关领域的技术人员将认识到;可在没有所述具体细节中的一者或一者以上的情况下和使用其它方法、组件、材料等实践本文所述的技术。在其它情况下,未图示或详细描述众所周知的结构、材料或操作以免使某些方面混淆。在本说明书通篇中参考“一个实例”或“一个实施例”指的是结合实例描述的特定特征、结构或特性包含于本专利技术的至少一个实例中。因此,贯穿本说明书在不同位置中出现短语“在一个实例中”或“在一个实施例中”未必都是指同一个实例。此外,在一或多个实例中,特定特征、结构或特性可以任何合适方式组合。在整个本说明书中,使用若干技术术语。这些术语将采用其在它们所出现的领域中的普通含义,除非本文明确定义,或其使用情境将明显另外表明。应注意,元件名称和符号在本文中可互换使用(例如Si对硅);然而,两者具有相同含义。图1是根据本专利技术的实施例的实例系统100。实例系统可包含便携式电话、数字相机、便携式计算机等。一般来说,实例计算系统可包含控制器,例如芯片上系统(SoC)、处理核心等,其经由通信总线与外围装置通信。实例外围装置可为图像传感器。举例来说,控制器可控制系统100的总体操作。在一些实施例中,系统100可符合移动行业处理接口(MIPI)C-PHY标准,其定义例如如何经由总线传送数据、位。另外,MIPIC-PHY标准将发送数据的使用概述为经编码符号,其传送比差分信号协议(例如D-PHY)多至少2倍的数据。系统100的所说明的实施例包含控制器102,其通孔总线106耦合到图像传感器104。控制器102和图像传感器104可经由总线106彼此通信。虽然仅示出系统100包含控制器102和所述图像传感器104,但系统100可另外包含各种其它外围组件,例如固态存储驱动器、监视器和传感器,仅列举一些,其可全部耦合到总线106。控制器102可为系统100的中央处理单元和主控制器。一般来说,控制器102可在操作期间控制图像传感器104的一些方面。举例来说,控制器102可在系统100的操作期间的各种时间,向图像传感器104提供控制命令且从所述图像传感器104接收数据。控制器102可例如为SoC、一或多个中央处理单元、一或多个微控制器等。一般来说,控制器102可例如经由总线106从图像传感器104接收包含信息的数据信号。可将可包含图像数据的信息提供到控制器102,以供用户存储、显示和/或操纵。在一些实施例中,数据信号可采取符合MIPIC-PHY协本文档来自技高网...
<a href="http://www.xjishu.com/zhuanli/62/201710631089.html" title="用于MIPI C-PHY接收器的突发模式时钟数据恢复电路原文来自X技术">用于MIPI C-PHY接收器的突发模式时钟数据恢复电路</a>

【技术保护点】
一种设备,其包括:时钟恢复电路,其经耦合以接收多个数据信号,且作为响应提供经恢复的时钟信号,其中所述多个数据信号中的每一者包含数据和嵌入时钟信号,其中所述多个数据信号是基于经编码符号,且其中所述时钟恢复电路经耦合以:响应于所述多个数据信号中的第一者而产生所述经恢复的时钟信号,其中循序地接收所述多个数据信号中的每一者;以及响应于所述多个数据信号中的所述第一者而提供所述经恢复的时钟信号的至少一个时钟脉冲;以及数据恢复电路,其经耦合以接收所述多个数据信号和所述经恢复的时钟信号,且响应于所述经恢复的时钟信号来提供多个经恢复的数据信号,其中所述数据恢复电路经耦合以:使所述多个数据信号中的每一者延迟;以及响应于所述至少一个时钟脉冲来捕获所述经延迟的多个数据信号中的每一者。

【技术特征摘要】
2016.10.18 US 15/296,3441.一种设备,其包括:时钟恢复电路,其经耦合以接收多个数据信号,且作为响应提供经恢复的时钟信号,其中所述多个数据信号中的每一者包含数据和嵌入时钟信号,其中所述多个数据信号是基于经编码符号,且其中所述时钟恢复电路经耦合以:响应于所述多个数据信号中的第一者而产生所述经恢复的时钟信号,其中循序地接收所述多个数据信号中的每一者;以及响应于所述多个数据信号中的所述第一者而提供所述经恢复的时钟信号的至少一个时钟脉冲;以及数据恢复电路,其经耦合以接收所述多个数据信号和所述经恢复的时钟信号,且响应于所述经恢复的时钟信号来提供多个经恢复的数据信号,其中所述数据恢复电路经耦合以:使所述多个数据信号中的每一者延迟;以及响应于所述至少一个时钟脉冲来捕获所述经延迟的多个数据信号中的每一者。2.根据权利要求1所述的设备,其中所述时钟恢复电路包括:多个脉冲产生电路,其经耦合以接收所述多个数据信号中的相应一者,且作为响应提供多个脉冲信号,其中所述多个脉冲信号遵循接收所述多个数据信号的循序次序,且其中响应于所述多个数据信号中的所述第一者而提供所述多个脉冲信号中的第一者;时钟产生器电路,其经耦合以接收所述多个脉冲信号,且响应于接收到的所述多个脉冲信号中的所述第一者而提供所述至少一个时钟脉冲,且进一步经耦合以响应于复位信号而复位;以及延迟器,其经耦合以接收所述至少一个时钟脉冲,使所述至少一个时钟脉冲延迟第一延迟量,且作为响应提供所述复位信号。3.根据权利要求2所述的设备,其中所述时钟产生器电路包括:多个触发器,其经耦合以在相应的时钟输入处接收所述多个脉冲信号中的相应一者,其中所述多个触发器中的每一者的数据输入耦合到高参考电压,且复位输入经耦合以接收所述复位信号,且进一步经耦合以作为响应提供相应的信号脉冲;以及“或”门,其经耦合以从所述多个触发器中的每一者接收所述信号脉冲,且作为响应提供所述经恢复的时钟信号。4.根据权利要求2所述的设备,其中所述时钟产生器电路包括:多个反相器,其经耦合以接收所述多个脉冲信号中的相应一者,且作为响应提供相应的经反相脉冲信号;多个晶体管,其耦合于经由第一复位晶体管的源极处的高参考电压与漏极处的第一节点之间,且进一步经耦合以在栅极处接收所述反相脉冲信号中的相应一者;以及第二复位晶体管,其在漏极处耦合到所述第一节点,且在源极处耦合到接地,且进一步经耦合以在栅极处接收所述复位信号,其中所述时钟脉冲中的所述第一者使所述多个晶体管中的所述相应一者能够将所述高参考电压耦合到所述第一节点,其中所述第一节点是所述时钟产生器电路的输出,且其中所述高参考电压到所述第一节点的所述耦合提供所述经恢复的时钟信号。5.根据权利要求4所述的设备,其中所述多个晶体管是p沟道晶体管,且所述第一复位晶体管是p沟道晶体管,且所述第二复位晶体管是n沟道晶体管。6.根据权利要求1所述的设备,其中所述数据恢复电路包括:多个延迟器,其经耦合以接收所述多个数据信号中的相应一者,使所述相应数据信号延迟一延迟量,且作为响应提供相应的经延迟数据信号;以及多个锁存器,其经耦合以在数据输入上接收相应的经延迟数据信号,且在时钟输入上接收所述经恢复的时钟信号,且进一步经耦合以响应于所述经恢复的时钟信号而锁存所述经延迟的数据信号,并提供所述经延迟的数据信号作为所述经恢复的数据信号。7.根据权利要求6所述的设备,其中所述多个锁存器是D触发器。8.根据权利要求1所述的设备,其中所述经编码的符号符合MIPIC-PHY标准。9.一种设备,其包括:多个脉冲产生器电路,所述多个脉冲产生器电路中的每一者经耦合以接收多个数据信号中的相应一者,且作为响应提供多个脉冲信号,其中所述多个数据信号是来自经编码符号,且其中所述多个数据信号中的每一者在不同时间到达;时钟产生器电路,其经耦合以接收所述多个脉冲信号,且响应于接收到的所述脉冲信号中的至少一第一者而提供时钟脉冲,其中所述时钟产生器响应于复位信号而复位;延迟器,其经耦合以接收所述时钟脉冲,使所述时钟脉冲延迟第一延迟量,且将经延迟的时钟脉冲提供到所述时钟产生器作为所述复位信号;多个延迟电路,所述多个延迟电路中的每一者经耦合以接收所述多个数据信号中的相应一者,且作为响应提供经延迟的数据信号;以及多个锁存电路,所述多个锁存电路中的每一者经耦合以接收所述经延迟的数据信号中的相应一者,响应于所述时钟脉冲而锁存所述多个数据信号中的所述相应一者,且提供所述多个数据信号中的所述相应一者作为相应的经恢复数据信号。10.根据权利要求9所述的设备,其中所述时钟产生器电路包括:多个触发器,其经耦合以在所述多个触发器中的每一者的时钟输入处从所述多个脉冲...

【专利技术属性】
技术研发人员:刘慜谢治中查尔斯·清乐·吴
申请(专利权)人:豪威科技股份有限公司
类型:发明
国别省市:美国,US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1