集成电路装置、电子设备和移动体制造方法及图纸

技术编号:17614695 阅读:45 留言:0更新日期:2018-04-04 06:09
集成电路装置、电子设备和移动体,可实现时间数字转换的处理的高性能化和简化等。集成电路装置(10)包含:第1振荡电路(101),其使第1振荡元件(XTAL1)振荡,生成第1时钟频率(f1)的第1时钟信号(CK1);第2振荡电路(102),其使第2振荡元件(XTAL2)振荡,生成与第1时钟频率(f1)不同的第2时钟频率(f2)的第2时钟信号(CK2);以及时间数字转换电路(20),其使用第1时钟信号(CK1)和第2时钟信号(CK2),将时间转换为数字值(DQ)。

Integrated circuit devices, electronic devices and mobile bodies

Integrated circuit devices, electronic devices and mobile bodies can achieve high performance and simplification of the processing of time digital conversion. The integrated circuit device (10) comprises first oscillation circuit (101), the first oscillation element (XTAL1) oscillation, generates a first clock frequency (F1) of the first clock signal (CK1); second (102), the oscillation circuit second oscillation element (XTAL2) oscillation, generation and frequency of the first clock (F1 second) different clock frequencies (F2) of the second clock signal (CK2); and a time to digital conversion circuit (20), the first clock signal and clock signal (CK1) second (CK2), the time will be converted to digital value (DQ).

【技术实现步骤摘要】
集成电路装置、电子设备和移动体
本专利技术涉及集成电路装置、电子设备和移动体等。
技术介绍
以往,已知具有时间数字转换电路的电路装置。时间数字转换电路将时间转换为数字值。作为这样的具有时间数字转换电路的电路装置的现有例,例如已知专利文献1~4所公开的现有技术。在专利文献1~3的现有技术中,使用所谓的游标延迟电路实现了时间数字转换。在游标延迟电路中,使用作为半导体元件的延迟元件来实现时间数字转换。专利文献4中公开了如下的微小时间计测装置,其具有:输出第1时钟脉冲的第1石英振荡元件、输出第2时钟脉冲的第2石英振荡元件、边沿一致检测电路、同步计数器、微型计算机和发送时刻控制部。边沿一致检测电路检测第1、第2时钟脉冲的同步点。同步计数器与第1、第2时钟脉冲同步地进行计数处理。微型计算机根据同步计数器的值,计算从开始脉冲到停止脉冲为止的未知时间。发送时刻控制部根据边沿一致检测电路的输出以及同步计数器和微型计算机的值来输出开始脉冲。专利文献1:日本特开2009-246484号公报专利文献2:日本特开2007-110370号公报专利文献3:日本特开2010-119077号公报专利文献4:日本特开平本文档来自技高网...
集成电路装置、电子设备和移动体

【技术保护点】
一种集成电路装置,其特征在于,包含:第1振荡电路,其使第1振荡元件振荡,生成第1时钟频率的第1时钟信号;第2振荡电路,其使第2振荡元件振荡,生成与所述第1时钟频率不同的第2时钟频率的第2时钟信号;以及时间数字转换电路,其使用所述第1时钟信号和所述第2时钟信号,将时间转换为数字值。

【技术特征摘要】
2016.09.27 JP 2016-187799;2017.05.24 JP 2017-102221.一种集成电路装置,其特征在于,包含:第1振荡电路,其使第1振荡元件振荡,生成第1时钟频率的第1时钟信号;第2振荡电路,其使第2振荡元件振荡,生成与所述第1时钟频率不同的第2时钟频率的第2时钟信号;以及时间数字转换电路,其使用所述第1时钟信号和所述第2时钟信号,将时间转换为数字值。2.根据权利要求1所述的集成电路装置,其特征在于,该集成电路装置包含控制部,该控制部控制所述第1振荡电路和所述第2振荡电路中的至少一个振荡电路。3.根据权利要求2所述的集成电路装置,其特征在于,所述控制部控制所述至少一个振荡电路的振荡信号的振荡频率和相位中的至少一个。4.根据权利要求2或3所述的集成电路装置,其特征在于,所述控制部控制所述至少一个振荡电路,使得所述第1时钟信号和所述第2时钟信号成为给定的频率关系或给定的相位关系。5.根据权利要求4所述的集成电路装置,其特征在于,所述控制部控制所述至少一个振荡电路,使得在设所述第1时钟频率为f1、所述第2时钟频率为f2的情况下,成为N/f1=M/f2,其中,N、M为2以上的相互不同的整数。6.根据权利要求1~5中的任意一项所述的集成电路装置,其特征在于,包含:第1端子,其用于将所述第1振荡元件的一端和所述第1振荡电路连接起来;第2端子,其用于将所述第1振荡元件的另一端和所述第1振荡电路连接起来;第3端子,其用于将所述第2振荡元件的一端和所述第2振荡电路连接起来;以及第4端子,其用于将所述第2振荡元件的另一端和所述第2振荡电路连接起来。7.根据权利要求1~6中的任意一项所述的集成电路装置,其特征在于,所述时间数字转换电路将第1信号和第2信号的转变时刻的时间差转换为数字值。8.根据权利要求7所述的集成电路装置,其特征在于,在所述第1时钟信号和所述第2时钟信号的相位同步时刻后,时钟间时间差为Δt~i×Δt的情况下,所述时间数字转换电路通过确定所述第1信号和所述第2信号的所述时间差是否与作为所述时钟间时间差的Δt~i×Δt中的任意一个对应,求出所述数字值,其中,所述时钟间时间差为第1时钟周期~第i时钟周期中的所述第1时钟信号和所述第2时钟信号的转变时刻的时间差,Δt为分辨率,i为2以上的整数。9.根据权利要求7或8所述的集成电路装置,其特征在于,在设所述第1时钟信号和所述第2时钟信号的第1相位同步时刻与第2相位同步时刻之间的期间为测量期间、所述第1时钟信号和所述第2时钟信号的转变时刻的时间差为时钟间时间差的情况下,所述时间数字转换电路在所述测量期间的多个时钟周期中产生多个所述第1信号,取得信号电平与产生的多个所述第1信号对应地变化的多个所述第2信号,所述时间数字转换电路根据用于对所述多个时钟周期的各时钟周期中的所述第1信号和所述第2信号的所述时间差、与所述各时钟周期中的所述时钟间时间差进行比较的比较处...

【专利技术属性】
技术研发人员:牧克彦羽田秀生仓科隆堤昭夫须藤泰宏
申请(专利权)人:精工爱普生株式会社
类型:发明
国别省市:日本,JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1