The present disclosure provides an automatic optimization system and method for the bandwidth and damping factor of a circuit. The phase error signal generated by the phase detector of the DPLL circuit is received. A delayed version of the phase error signal is produced. The product of the delayed version of the phase error signal and the phase error signal is produced. An integral is obtained for the product, and a first output for controlling the gain of the proportional path of the DPLL circuit is generated based on the integral product. The first output is described in the lower sample. The minimum mean square LMS filter is used to produce a second output that minimizes the value of the lower sample output. The gain of the integral path of the DPLL is controlled based on the second output.
【技术实现步骤摘要】
用于电路的带宽及阻尼因数的自动优化的系统及方法
本专利技术实施例涉及用于电路的带宽及阻尼因数的自动优化的系统及方法。
技术介绍
通常在输出高频信号的电路及系统中使用锁相环路(PLL)电路,其中输出信号的频率是参考信号的频率的倍数。同样在其中输出信号的相位必须追踪参考信号的相位的应用中发现PLL电路。作为实例,可在无线电接收器或发射器中使用PLL电路以产生本地振荡器信号。
技术实现思路
根据本专利技术实施例,一种电路包含:第一电路,其经配置以对相位误差信号与所述相位误差信号的延迟版本的乘积求积分;下取样电路,其经配置以下取样所述第一电路的第一输出,所述第一输出是基于所述经积分乘积;及滤波器,其经配置以从所述下取样电路接收所述下取样输出且产生最小化所述下取样输出的值的第二输出。根据本专利技术实施例,一种电路包含:第一电路,其经配置以对相位误差信号的带正负号值与所述相位误差信号的所述带正负号值的延迟版本的乘积求积分;下取样电路,其经配置以下取样所述第一电路的第一输出,所述第一输出是基于所述经积分乘积;及滤波器,其经配置以从所述下取样电路接收所述下取样输出且产生最小化所述下取 ...
【技术保护点】
一种电路,其包含:第一电路,其经配置以对相位误差信号与所述相位误差信号的延迟版本的乘积求积分;下取样电路,其经配置以下取样所述第一电路的第一输出,所述第一输出是基于所述经积分乘积;及滤波器,其经配置以从所述下取样电路接收所述下取样输出且产生最小化所述下取样输出的值的第二输出。
【技术特征摘要】
2016.07.27 US 15/220,4641.一种电路,其包含:第一电路,其经配置以对相位误差信号与所述相位误差信号的延迟版本的乘积求...
【专利技术属性】
技术研发人员:管挺贵,
申请(专利权)人:台湾积体电路制造股份有限公司,
类型:发明
国别省市:中国台湾,71
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。