一种GOA驱动电路制造技术

技术编号:17100335 阅读:30 留言:0更新日期:2018-01-21 11:48
本发明专利技术公开了一种GOA驱动电路,包括:多级GOA驱动单元;第n级GOA驱动单元包括:上拉控制模块,用于在断电时产生第一控制信号;上拉输出模块,用于在第一控制信号的作用下,停止向第n级GOA驱动单元的输出端输出时钟信号;下拉控制模块,用于在断电时产生第二控制信号;下拉输出模块,用于在第二控制信号的作用下,停止向第n级GOA驱动单元的输出端输出低电平信号;第一全局控制模块,用于向第n级GOA驱动单元的输出端输出高电平信号;复位模块,用于停止向下拉控制模块的输出端输出复位信号;第二全局控制模块,用于停止向第n级GOA驱动单元的输出端输出低电平信号。通过发明专利技术能够避免液晶屏在断电的情况下产生残影的现象,进而提高观赏性。

A GOA drive circuit

The invention discloses a GOA drive circuit, including: GOA multi tier n GOA driving unit; the driving unit comprises: a pull-up control module for generating a first control signal in power; pull output module, used in the first control signal, stop unit to the n GOA driver output the output clock signal; a pull-down control module, for generating power in second control signal; pull-down output module, used in the second control signal, stop the output unit to the n GOA driver output low level signal; the first global control module for the output unit to the n GOA driver output high signal; reset module, control module to stop down the output reset signal; second overall control module, used to stop the output unit to the n GOA drive transmission A low level signal. The invention can avoid the phenomenon of LCD screen blur produced in the absence of power, and improve the ornamental.

【技术实现步骤摘要】
一种GOA驱动电路
本专利技术涉及领域电子电路领域,具体涉及一种GOA驱动电路。
技术介绍
薄膜晶体管液晶显示器(Thinfilmtransistorliquidcrystaldisplay,TFT-LCD)现已成为市场上主流的显示器,其基本原理是显示器中的液晶在电压的驱动下发生偏转,改变光的传播方向从而使显示器显示不同的颜色。阵列基板栅极驱动(GateDriverOnArray,GOA)电路,是将栅极驱动电路集成在液晶显示面板的阵列基板上,以实现对栅线逐行扫描的一项技术。在异常断电的情况下,液晶屏由于像素电容中会残留电平,从而导致残影现象。现有技术中,缺乏行之有效的机制来防止该现象的产生。
技术实现思路
本专利技术提供了一种栅极驱动电路,以避免液晶屏在断电的情况下产生残影的现象,进而提高观赏性。本专利技术实施例第一方面提供一种GOA驱动电路,包括:多级GOA驱动单元;其中,第n级GOA驱动单元包括:上拉控制模块,上拉输出模块,下拉控制模块,下拉输出模块,第一全局控制模块、复位模块、第二全局控制模块;所述上拉控制模块,用于在断电时产生第一控制信号;所述上拉输出模块,用于在所述第一控制信号的作用下,停止向所述第n级GOA驱动单元的输出端输出时钟信号;所述下拉控制模块,用于在断电时产生第二控制信号;所述下拉输出模块,用于在所述第二控制信号的作用下,停止向所述第n级GOA驱动单元的输出端输出低电平信号;所述第一全局控制模块,用于在断电时向所述第n级GOA驱动单元的输出端输出高电平信号;所述复位模块,用于在断电时停止向所述下拉控制模块的输出端输出复位信号。所述第二全局控制模块,用于在断电时停止向所述第n级GOA驱动单元的输出端输出低电平信号。结合第一方面在一些可能的实现方式中,所述上拉控制模块包括:第一薄膜晶体管、第二薄膜晶体管、第五薄膜晶体管以及第七薄膜晶体管;其中,所述第一薄膜晶体管的栅极接入第n-2级GOA驱动单元的输出信号,源极接入正向扫描信号,漏极与第七薄膜晶体管的源极电连接;所述第二薄膜晶体管的栅极接入第n+2级GOA驱动单元的输出信号,源极接入反向扫描信号,漏极与第七薄膜晶体管的源极电连接;所述第五薄膜晶体管的栅极接入所述下拉控制模块的输出端,源极接入低电平信号,漏极与第七薄膜晶体管的源极电连接;所述第七薄膜晶体管的栅极接入高电平信号,漏极接入所述上拉控制模块的输出端;其中,所述上拉控制模块,在断电时,用于产生第一控制信号,所述第一控制信号为低电平信号,进而控制所述上拉输出模块关闭。结合第一方面在一些可能的实现方式中,所述上拉输出模块包括:第十薄膜晶体管;其中,所述第十薄膜晶体管的栅极接入所述上拉控制模块的输出端,源极接入第n级时钟信号,漏极接入第n级GOA驱动单元的输出端;其中,所述上拉输出模块,在断电时,在所述上拉控制模块产生的低电平信号的作用下关闭,进而不向所述第n级GOA驱动单元的输出端输出低电平信号。结合第一方面在一些可能的实现方式中,所述下拉控制模块包括:第三薄膜晶体管、第四薄膜晶体管、第六薄膜晶体管、第八薄膜晶体管、第九薄膜晶体管以及第十二薄膜晶体管;其中,所述第三薄膜晶体管的栅极与源极接入第n+1级时钟信号,漏极与第八薄膜晶体管的源极电连接;所述第四薄膜晶体管的源极与漏极接入第n-1级时钟信号,漏极与第九薄膜晶体管的源极电连接;所述第六薄膜晶体管的栅极与第七薄膜晶体管的源极电连接,源极接入低电平信号,漏极接入所述下拉控制模块的输出端;所述第八薄膜晶体管的栅极接入正向扫描信号,漏极接入所述下拉控制模块的输出端;所述第九薄膜晶体管的栅极接入反向扫描信号,漏极接入所述下拉控制模块的输出端;所述第十二薄膜晶体管的栅极接入第一全局控制信号,源极接入低电平信号,漏极接入所述下拉控制模块的输出端;其中,所述下拉控制模块,在断电时,用于产生第二控制信号,所述第二控制信号为低电平信号,进而控制所述下拉输出模块关闭。结合第一方面在一些可能的实现方式中,所述下拉输出模块包括:第十一薄膜晶体管;其中,所述第十一薄膜晶体管的栅极接入所述下拉控制模块的输出端,源极接入低电平信号,漏极接入第n级GOA驱动单元的输出端;其中,所述下拉输出模块,在断电时,在所述下拉控制模块产生的低电平信号的作用下关闭,进而不向所述第n级GOA驱动单元的输出端输出低电平信号。结合第一方面在一些可能的实现方式中,所述第一全局控制模块包括:第十四薄膜晶体管;其中,所述第十四薄膜晶体管的栅极与源极接入第一全局控制信号,漏极漏极接入第n级GOA驱动单元的输出端;其中,所述第一全局控制模块,在断电时,用于向所述第n级GOA驱动单元的输出端输出高电平信号。结合第一方面在一些可能的实现方式中,所述复位模块包括:第十三薄膜晶体管;其中,所述第十三薄膜晶体管的栅极与源极接入复位信号,漏极接入所述下拉控制模块的输出端;其中,所述复位模块,在断电时,用于控制所述下拉控制模块的输出端产生低电平信号。结合第一方面在一些可能的实现方式中,所述复位模块包括:第十五薄膜晶体管;其中,所述第十五薄膜晶体管的栅极接入第二全局控制信号,源极接入低电平信号,漏极接入第n级GOA驱动单元的输出端;其中,所述第二全局控制模块,在断电时,用于控制所述第n级GOA驱动单元的输出端输出高电平信号。结合第一方面在一些可能的实现方式中,所述第n级GOA驱动单元还包括:第一电容、第二电容;其中,所述第一电容的第一端与第七薄膜晶体管的源极电连接,第二端接入低电平信号;所述第二电容的第一端接入所述下拉控制模块的输出端,第二端接入低电平信号;其中,在断电时,所述第一电容用于保持所述第七薄膜晶体管的源极的电位,所述第二电容用于保持所述下拉控制模块的输出端的电位。结合第一方面在一些可能的实现方式中,在第一级GOA驱动单元和第二级驱动单元中,所述第一薄膜晶体管的栅极均接入起始信号;在倒数第一级GOA驱动单元与倒数第二级驱动单元中,所述第二薄膜晶体管的栅极均接入起始信号,其中,所述起始信号为高电平信号。可以看出,本专利技术实施例技术方案中的GOA驱动电路,其中各级GOA驱动单元包括上拉控制模块、下拉控制模块、上拉输出模块、下拉输出模块、第一全局控制模块,在断电时,上拉控制模块产生低电平信号,控制所述上拉输出模块关闭,进而使上拉输出模块的输出不影响GOA驱动单元的输出端;下拉控制模块产生低电平信号,复位模块产生低电平信号,控制所述下拉输出模块关闭,进而使下拉输出模块的输出不影响GOA驱动单元的输出端;第一全局控制模块与第二全局控制信号控制GOA驱动单元的输出为高电平信号,通过实施本专利技术实施例能够在使用液晶屏过程中突然发生断电的情况下,迅速清除屏幕上的影像,避免出现之前显示画面的残影,有利于用户的视觉体验。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是本专利技术的GOA驱动单元的功能模块示意图;图2是本专利技术的GOA驱动单元的电路图;图3是本专利技术的GOA驱动电路的信号时序图。具体实施方式下面将结本文档来自技高网...
一种GOA驱动电路

【技术保护点】
一种GOA驱动电路,其特征在于,所述GOA驱动电路包括:多级GOA驱动单元;其中,第n级GOA驱动单元包括:上拉控制模块,上拉输出模块,下拉控制模块,下拉输出模块,第一全局控制模块,复位模块,第二全局控制模块;所述上拉控制模块,用于在断电时产生第一控制信号;所述上拉输出模块,用于在所述第一控制信号的作用下,停止向所述第n级GOA驱动单元的输出端输出时钟信号;所述下拉控制模块,用于在断电时产生第二控制信号;所述下拉输出模块,用于在所述第二控制信号的作用下,停止向所述第n级GOA驱动单元的输出端输出低电平信号;所述第一全局控制模块,用于在断电时向所述第n级GOA驱动单元的输出端输出高电平信号;所述复位模块,用于在断电时停止向所述下拉控制模块的输出端输出复位信号;所述第二全局控制模块,用于在断电时停止向所述第n级GOA驱动单元的输出端输出低电平信号。

【技术特征摘要】
1.一种GOA驱动电路,其特征在于,所述GOA驱动电路包括:多级GOA驱动单元;其中,第n级GOA驱动单元包括:上拉控制模块,上拉输出模块,下拉控制模块,下拉输出模块,第一全局控制模块,复位模块,第二全局控制模块;所述上拉控制模块,用于在断电时产生第一控制信号;所述上拉输出模块,用于在所述第一控制信号的作用下,停止向所述第n级GOA驱动单元的输出端输出时钟信号;所述下拉控制模块,用于在断电时产生第二控制信号;所述下拉输出模块,用于在所述第二控制信号的作用下,停止向所述第n级GOA驱动单元的输出端输出低电平信号;所述第一全局控制模块,用于在断电时向所述第n级GOA驱动单元的输出端输出高电平信号;所述复位模块,用于在断电时停止向所述下拉控制模块的输出端输出复位信号;所述第二全局控制模块,用于在断电时停止向所述第n级GOA驱动单元的输出端输出低电平信号。2.根据权利要求1所述的GOA驱动电路,其特征在于,所述上拉控制模块包括:第一薄膜晶体管(NT1)、第二薄膜晶体管(NT2)、第五薄膜晶体管(NT5)以及第七薄膜晶体管(NT7);其中,所述第一薄膜晶体管(NT1)的栅极接入第n-2级GOA驱动单元的输出信号,源极接入正向扫描信号,漏极与第七薄膜晶体管(NT7)的源极电连接;所述第二薄膜晶体管(NT2)的栅极接入第n+2级GOA驱动单元的输出信号,源极接入反向扫描信号,漏极与第七薄膜晶体管(NT7)的源极电连接;所述第五薄膜晶体管(NT5)的栅极接入所述下拉控制模块的输出端,源极接入低电平信号,漏极与第七薄膜晶体管(NT7)的源极电连接;所述第七薄膜晶体管(NT7)的栅极接入高电平信号,漏极接入所述上拉控制模块的输出端;其中,所述上拉控制模块,在断电时,用于产生第一控制信号,所述第一控制信号为低电平信号,进而控制所述上拉输出模块关闭。3.根据权利要求2所述的GOA驱动电路,其特征在于,所述上拉输出模块包括:第十薄膜晶体管(NT10);其中,所述第十薄膜晶体管(NT10)的栅极接入所述上拉控制模块的输出端,源极接入第n级时钟信号,漏极接入第n级GOA驱动单元的输出端;其中,所述上拉输出模块,在断电时,在所述上拉控制模块产生的低电平信号的作用下关闭,进而不向所述第n级GOA驱动单元的输出端输出低电平信号。4.根据权利要求3所述的GOA驱动电路,其特征在于,所述下拉控制模块包括:第三薄膜晶体管(NT3)、第四薄膜晶体管(NT4)、第六薄膜晶体管(NT6)、第八薄膜晶体管(NT8)、第九薄膜晶体管(NT9)以及第十二薄膜晶体管(NT12);其中,所述第三薄膜晶体管(NT3)的栅极与源极接入第n+1级时钟信号,漏极与第八薄膜晶体管(NT8)的源极电连接;所述第四薄膜晶体管(NT4)的源极与漏极接入第n-1级时钟信号,漏极与第九薄膜晶体管(NT9)的源极电连接;所述第六薄膜晶体管(NT6)的栅极与第七薄膜晶体管(N...

【专利技术属性】
技术研发人员:戴荣磊
申请(专利权)人:武汉华星光电技术有限公司
类型:发明
国别省市:湖北,42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1