具有注入锁定倍增器的用于时钟生成的参考信号路径制造技术

技术编号:16783075 阅读:32 留言:0更新日期:2017-12-13 01:54
本申请涉及具有注入锁定倍增器的用于时钟生成的参考信号路径。本文大体描述了参考路径电路和通信设备的实施例。参考路径电路可包括注入锁定倍增器(ILM)和一组一个或多个缓冲放大器。ILM可以以参考频率从参考振荡器接收正弦参考信号。ILM可以以基于参考频率的整数倍的ILM输出频率生成正弦ILM输出信号。参考频率的整数倍可在ILM的锁定范围内,该锁定范围可基于ILM的谐振频率。该组一个或多个缓冲放大器可生成用于输入到频率合成器的输出时钟信号。输出时钟信号可基于ILM输出信号的符号函数。

【技术实现步骤摘要】
具有注入锁定倍增器的用于时钟生成的参考信号路径
一些实施例与参考路径电路有关。一些实施例涉及用于输出到包括频率合成器的设备的时钟信号的生成。一些实施例涉及注入锁定倍增器(injectionlockedmultiplier,ILM)。一些实施例涉及用于无线和/或有线通信的通信设备。一些实施例涉及包括ILM的电气设备和/或组件。
技术介绍
电气设备可利用各种信号用于操作,诸如正弦信号、时钟信号或其它信号。作为实例,时钟信号可被输入到频率合成器,频率合成器可生成各种频率下的输出信号。在一些情况下,频率合成器的输出信号的质量可能与输入时钟信号的质量相关。因此,在这些和其它情况下,需要生成时钟信号和其它信号的设备和组件。
技术实现思路
本文涉及参考路径电路,一种用于频率合成器的参考路径电路,包括:注入锁定倍增器(ILM),用于:以参考频率从参考振荡器接收正弦参考信号;以基于所述参考频率的整数倍的ILM输出频率生成正弦ILM输出信号,其中所述参考频率的整数倍在所述ILM的锁定范围内,并且所述锁定范围基于所述ILM的谐振频率,一组一个或多个缓冲放大器,用于:生成用于输入到所述频率合成器的输出时钟信号,所述输出时钟信号基于所述ILM输出信号的符号函数。附图说明图1为根据一些实施例的无线电架构的框图;图2说明了根据一些实施例的前端模块电路系统;图3说明了根据一些实施例的无线电IC电路系统;图4说明了根据一些实施例的注入锁定倍增器(ILM)的示例;图5说明了根据一些实施例的基带处理电路系统的功能框图;图6说明了根据一些实施例的生成输出时钟信号的示例方法的操作;图7说明了根据一些实施例的示例电路;图8说明了根据一些实施例的附加示例电路;以及图9说明了根据一些实施例的附加示例电路。具体实施方式以下描述和附图充分说明了使本领域技术人员能够实践它们的特定实施例。其它实施例可结合结构、逻辑、电气、过程和其它变化。一些实施例的部分和特征可包括在其它实施例的部分和特征中或取代其它实施例的部分和特征。权利要求中阐述的实施例涵盖那些权利要求的所有可用的等同物。图1为根据一些实施例的无线电架构100的框图。在一些实施例中,本文所述的一些或全部技术或操作可应用于无线电架构100或其它无线电架构。本文所述的技术中的一些或全部技术可应用于可包括诸如100或其它的无线电架构的通信设备或其它设备。然而,在这方面实施例的范围不受限制,因为在一些实施例中本文所述的一些或全部技术或操作可应用于其它设备或架构。在一些实施例中,本文所述的一些或全部技术或操作可应用于可不一定与无线电架构或通信设备相关的设备或架构。参考图1,无线电架构100可包括前端模块电路系统104、无线电IC电路系统106和基带处理电路系统108。前端模块电路系统104可包括接收信号路径,其可包括被配置用于操作从一个或多个天线101接收的RF信号、放大所接收的信号并且将所接收的信号的放大版本提供给无线电IC电路系统106用于进一步处理的电路系统。前端模块电路系统104还可包括发射信号路径,其可包括被配置用于放大由无线电IC电路系统106提供的用于由一个或多个天线101发射的用于发射的信号的电路系统。无线电IC电路系统106可包括接收信号路径,其可包括用于对从前端模块电路系统104接收的RF信号进行下转换并且向基带处理电路系统108提供基带信号的电路系统。无线电IC电路系统106还可包括发射信号路径,其可包括用于对由基带处理电路系统108提供的基带信号进行上转换并且将RF输出信号提供给前端模块电路系统104用于随后发射的电路系统。基带处理电路系统108可包括一个或多个处理器和控制逻辑,以处理从无线电IC电路系统106的接收信号路径接收的基带信号,并生成用于无线电IC电路系统106的发射信号路径的基带信号。基带处理电路系统108可与应用处理器110接口,用于生成和处理基带信号并且用于控制无线电IC电路系统106的操作。在一些实施例中,天线101、前端模块电路系统104、无线电IC电路系统106和基带处理电路系统108可设置在单个电路卡上,诸如无线电路卡102,但在这方面实施例的范围不受限制。在一些其它实施例中,天线101、前端模块电路系统104和无线电IC电路系统106可设置在单个电路卡上。在一些实施例中,无线电IC电路系统106和基带处理电路系统108可设置在单个芯片或集成电路(IC)上,诸如IC112上,但在这方面实施例的范围不受限制。图2说明了根据一些实施例的前端模块电路系统200。前端模块电路系统200为可适于用作前端模块电路系统104(图1)的电路系统的一个示例,但其它电路系统配置也可为合适的。在一些实施例中,前端模块电路系统200可包括在发射模式与接收模式操作之间切换的TX/RX开关202。前端模块电路系统200可包括接收信号路径和发射信号路径。前端模块电路系统200的接收信号路径可包括放大所接收的RF信号203并将经放大的所接收的RF信号207提供为输出(例如,到无线电IC电路系统106(图1))的低噪声放大器(LNA)206。前端模块电路系统200的发射信号路径可包括放大(例如,由无线电IC电路系统106提供的)输入RF信号209的功率放大器(PA)和生成用于(例如,由一个或多个天线101(图1))随后发射的RF信号215的一个或多个滤波器212。在一些实施例中,前端模块电路系统200可被配置用于在多个频带中操作。作为非限制性实例,可使用2.4GHz频谱或5GHz频谱中的任一个。作为另一实例,可使用多于两个频带。在这些实施例中,前端模块电路系统200的接收信号路径可包括分离来自每个频谱的信号的接收信号路径双工器204,以及用于每个频谱的单独的LNA206。在这些实施例中,前端模块电路系统200的发射信号路径还可包括用于每个频谱的功率放大器210和滤波器210,以及将不同谱之一的信号提供到单个发射路径上用于由一个或多个天线101(图1)随后发射的发射信号路径双工器214。然而,这些实施例不是限制性的,因为在一些情况下前端模块电路系统200可被配置用于在一个频带中操作。图3说明了根据一些实施例的无线电IC电路系统300。无线电IC电路系统300为可适于用作无线电IC电路系统106(图1)的电路系统的一个示例,但其它电路系统配置也可为合适的。在一些实施例中,无线电IC电路系统300可包括接收信号路径和发射信号路径。无线电IC电路系统300的接收信号路径至少可包括混频器电路系统302、放大器电路系统306和滤波器电路系统308。无线电IC电路系统300的发射信号路径至少可包括滤波器电路系统312和混频器电路系统314。无线电IC电路系统300还可包括用于合成频率305以供混频器电路系统302和混频器电路系统314使用的合成器电路系统304。在一些实施例中,混合器电路302可被配置用于基于由合成器电路系统304提供的合成频率305对从前端模块电路系统104(图1)接收的RF信号207进行下转换。放大器电路系统306可被配置用于放大下转换信号,并且滤波器电路系统308可为被配置用于从下转换信号中除去不需要的信号以生成输出基带信号309的带通滤波器(BPF)。输出基带信号309可被提本文档来自技高网...
具有注入锁定倍增器的用于时钟生成的参考信号路径

【技术保护点】
一种用于频率合成器的参考路径电路,所述参考路径电路包括:注入锁定倍增器(ILM),用于:以参考频率从参考振荡器接收正弦参考信号;以基于所述参考频率的整数倍的ILM输出频率生成正弦ILM输出信号,其中所述参考频率的整数倍在所述ILM的锁定范围内,并且所述锁定范围基于所述ILM的谐振频率,一组一个或多个缓冲放大器,用于:生成用于输入到所述频率合成器的输出时钟信号,所述输出时钟信号基于所述ILM输出信号的符号函数。

【技术特征摘要】
2016.06.02 US 15/171,3731.一种用于频率合成器的参考路径电路,所述参考路径电路包括:注入锁定倍增器(ILM),用于:以参考频率从参考振荡器接收正弦参考信号;以基于所述参考频率的整数倍的ILM输出频率生成正弦ILM输出信号,其中所述参考频率的整数倍在所述ILM的锁定范围内,并且所述锁定范围基于所述ILM的谐振频率,一组一个或多个缓冲放大器,用于:生成用于输入到所述频率合成器的输出时钟信号,所述输出时钟信号基于所述ILM输出信号的符号函数。2.根据权利要求1所述的参考路径电路,其中所述ILM包括在所述参考路径电路中,以使得能够降低所述输出时钟信号的相位噪声。3.根据权利要求1所述的参考路径电路,其中所述ILM的锁定范围能够基于可调谐电压源的电压进行调谐。4.根据权利要求3所述的参考路径电路,其中为了生成所述输出时钟信号,所述可调谐电压源的电压被调谐到所述ILM的锁定范围包括所述参考频率的所述整数倍时的电压。5.根据权利要求3所述的参考路径电路,其中:所述ILM包括LC电路,所述IC电路包括以环路布置的电感器和一个或多个电容器,以及所述可调谐电压源连接到至少一个所述电容器。6.根据权利要求3所述的参考路径电路,其中所述可调谐电压源在所述ILM的外部。7.根据权利要求1所述的参考路径电路,其中以所述ILM输出频率生成所述ILM输出信号将使得与所述参考信号的转换速率相比能够增加所述ILM输出信号的转换速率。8.根据权利要求7所述的参考路径电路,其中所述ILM输出信号的转换速率基于所述ILM输出信号的时间变化率。9.根据权利要求1所述的参考路径电路,其中:所述组中的第一缓冲放大器被布置用于接收所述ILM输出信号,以及所述组中的第一缓冲放大器将响应于所述ILM输出信号的接收而生成第一输出时钟信号。10.根据权利要求9所述的参考路径电路,其中响应于正弦输入信号的所述第一缓冲放大器的输出相位噪声与所述正弦输入信号的转换速率之间以基本上不增加的关系变化。11.根据权利要求1所述的参考路径电路,其中:所述组中的缓冲放大器以至少包括第一缓冲放大器和最后的缓冲放大器的串联布置来布置,其中:所述第一缓冲放大器被布置用于接收基于所述ILM输出信号的第一缓冲器输入信号,所述第一缓冲放大器将基于所述第一缓冲器输入信号的符号函数生成第一输出时钟信号,所述最后的缓冲放大器被布置用于基于所述串联布置中的先前缓冲放大器的输出时钟信号来接收最后的缓冲器输入信号,以及所述最后的缓冲放大器将基于最后的缓冲器输入信号的符号函数生成最后的输出时钟信号,以及用于输入到所述频率合成器的输出时钟信号基于所述最后的输出时钟信号。12.根据权利要求1所述的参考路径电路,其中用于输入到所述频率合成器的所述输出时钟信号的基频基本上等于所述参考频率的所述整数倍。13.根据权利要求1所述的参考路径电路,其中所述参考路径电路进一步包括分频器,用于:为了输入到所述频率合成器,基于来自所述一组缓冲放大器的所述输出时钟信号生成分频时钟信号,其中所述分频时钟信号的基频基本上等于所述参考频率。14.根据权利要求1所述的参考路径电路,其中所述参考频率不大于50MHz。15.一种参考路径电路,所述参考路径电路包括:注入锁定倍增器(ILM);以及一组缓冲放大器;所述ILM用于:以参考频率从参考振荡器接收输入正弦参考信号;以及为了输入到所述组中的第一缓冲放大器,以所述参考频率的整数倍生成正弦ILM输出信号;所述组中的第一缓冲放大器用于:接收ILM输出信号;以及为了输出到所述组中的下一个缓冲放大器,基于所述ILM输出信号的符号函数生成第一输出时钟信号;所述组中的最终缓冲放...

【专利技术属性】
技术研发人员:I·库什尼尔G·霍罗维茨R·科龙费尔德S·祖尔
申请(专利权)人:英特尔IP公司
类型:发明
国别省市:美国,US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1