一种低潜通CMOS三态输出电路制造技术

技术编号:16177573 阅读:285 留言:0更新日期:2017-09-09 05:01
本发明专利技术公开了一种低潜通CMOS三态输出电路,包括输出驱动管栅端控制电路,防止栅端通过前级缓冲器对电源端漏电的传输门逻辑电路,阱电位偏置电路,阱偏置管栅电压控制电路以及输出驱动电路。本发明专利技术用途是一、电路上电后具有三态输出功能;二、电路输出端口具有冷备份功能,即电路电源电压为零时,端口对电源或地为高阻状态;三、电源电压下降过程中,电路输出端对电源或地为高阻,即保证输出端与总线的隔离,如果总线信号为高电平,不存在输出端口对电源或地端的漏电通路,电路可由正常上电状态切换至冷备份工作状态;四、处于冷备份状态时,如果输出端口所接总线信号为高低变化信号,不存在端口对电源或地的漏电通路,保证输出端口与总线的隔离。

【技术实现步骤摘要】
一种低潜通CMOS三态输出电路
本专利技术涉及一种低潜通CMOS三态输出电路,属于电路系统可靠性领域。
技术介绍
冷备份是一种应用在子电路/系统中的容余设计。随着系统复杂程度的提高,元器件无供电状况下不可能被人为拔出,作为备份的电路仍然连接着总线,这就存在电路潜通的风险。通常表现为主机通过低阻通路向备机漏电,致使本应处于空闲关机状态的备机电路带有一定的小于器件额定要求的潜通电压,从而导致系统功能异常,给整个电路系统工作的可靠性带来问题。一般的三态输出电路应用于冷备份系统中时,存在两个漏电通路。1、输出驱动管P1导通形成的源漏之间的漏电通路,造成输出端对电源漏电2、输出驱动管P1存在输出端到阱的正向连接的寄生二极管,该二极管构成输出端口到电源的漏电通路,见图1。随着系统复杂程度的提高,冷备份潜通漏电对系统的影响越来越大:1、冷备份器件端口为高电平时掉电,由于存在低阻状态,电源电压被嵌位在某一电平值,使得与该电源相连的电路系统工作异常。2、由于冷备器件与主份器件共用总线,总线上信号电平变化使得备份电路产生总线对电源的低阻通路,从而影响总线上正常信号的传输,也有可能使与备份电路通电源的电路本文档来自技高网...
一种低潜通CMOS三态输出电路

【技术保护点】
一种低潜通CMOS三态输出电路,其特征在于:包括输出驱动管栅端控制电路(1)、传输门逻辑电路(2)、阱电位偏置电路(3)、阱偏置管栅电压控制电路(4)以及输出驱动电路(5);输出驱动管栅端控制电路(1)用于截止输出驱动管自身的反向潜通电流;传输门逻辑电路(2)用于防止输出驱动管栅端电位为高时通过前级缓冲器对电源端漏电;阱电位偏置电路(3)用于控制输出驱动管阱电位,使三态输出电路正常上电时,输出驱动管阱电位为电源电平;阱偏置管栅电压控制电路(4)在三态输出电路处于冷备份工作状态时,切断输出驱动管的阱到电源的漏电通路;输出驱动电路(5)控制输出端输出三态信号。

【技术特征摘要】
1.一种低潜通CMOS三态输出电路,其特征在于:包括输出驱动管栅端控制电路(1)、传输门逻辑电路(2)、阱电位偏置电路(3)、阱偏置管栅电压控制电路(4)以及输出驱动电路(5);输出驱动管栅端控制电路(1)用于截止输出驱动管自身的反向潜通电流;传输门逻辑电路(2)用于防止输出驱动管栅端电位为高时通过前级缓冲器对电源端漏电;阱电位偏置电路(3)用于控制输出驱动管阱电位,使三态输出电路正常上电时,输出驱动管阱电位为电源电平;阱偏置管栅电压控制电路(4)在三态输出电路处于冷备份工作状态时,切断输出驱动管的阱到电源的漏电通路;输出驱动电路(5)控制输出端输出三态信号。2.根据权利要求1所述的一种低潜通CMOS三态输出电路,其特征在于:所述输出驱动管栅控电路(1)由PMOS管P2构成,传输门逻辑电路(2)由传输门T1构成,阱电位偏置电路(3)由PMOS管P3构成,阱偏置管栅电压控制电路(4)包括NMOS管N2、NMOS管N3、PMOS管P5和二极管D1;输出驱动电路(5)包括PMOS管P1和NMOS管N1;传输门T1由PMOS管和NMOS管组成,T1的一端接控制信号VA,另一端接PMOS管P2的源端,T1中的NMOS管栅端接电源VCC,T1中的PMOS管栅端...

【专利技术属性】
技术研发人员:赵玉姣刘玉清岳素格边强李全利
申请(专利权)人:北京时代民芯科技有限公司北京微电子技术研究所
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1