一种IC参数一次可编程熔丝修调电路制造技术

技术编号:14026987 阅读:96 留言:0更新日期:2016-11-19 09:40
本发明专利技术公开了一种IC参数一次可编程熔丝修调电路,包括偏置电路模块、逻辑转换电路模块、译码电路模块和熔丝调整电路模块,其特征在于,所述偏置电路模块根据输入信号使能端口电压和双向端口电压的波形产生至少一个逻辑电压信号,其输出端与逻辑转换电路模块的输入端相连,采用复用端口;所述逻辑转换电路模块根据至少一个所述的逻辑电压信号产生一个预译码逻辑电压信号,其输出端与译码电路模块的输入端相连。本发明专利技术使用到了端口复用,减少了电路所占用面积,而且熔丝位的熔断是可编程的,可以在封装后根据给定不同的输入信号熔断目标熔丝位。

【技术实现步骤摘要】

本专利技术涉及数模混合集成电路设计领域,更具体地说,涉及一种IC参数一次可编程熔丝修调电路
技术介绍
在芯片制造过程中,受工艺偏差、电路失配以及芯片生产批次不同等因素的影响,生产芯片的参数与设计仿真的期望值有很大偏差。这给对参数要求较高的模拟电路设计带来了很大的困难。因此,设计者在设计电路时,会在芯片中加入修调电路。芯片经工艺线制造后,首先需要对芯片进行测试,对不符合电路要求的参数利用修调电路进行一次永久性编程,完成对电路的参数调整,使电路参数更接近预设值,从而符合设计要求。保险丝主要有三种:以大电流融断的金属熔线和多晶硅熔线,或者以激光熔断的金属熔线。保险丝为电子产品中的关键性组件,提供可调整的电阻和电容特性,或用于集成电路中。其中,以激光熔断的金属熔线实在封装之前熔断的,由于封装产生的应力会对校正后的参数产生影响,所以当需要校正的参数精度要求比较高时,就需要在封装之后熔断。在传统的CP测试中,由于是在封装前Trim,这样会需要额外增加Trim Pad,就增大了电路的面积;而在封装后FT测试中,只需要使用占电路面积很小的芯片管脚,就可以Trim,减小了电路的面积,大大的降低了成本。
技术实现思路
本专利技术提供一种IC参数一次可编程熔丝修调电路,使用到了端口复用,减少了电路所占用面积,而且熔丝位的熔断是可编程的,可以在封装后根据给定不同的输入信号熔断目标熔丝位。本专利技术一种IC参数一次可编程熔丝修调电路所采用的技术方案是:一种IC参数一次可编程熔丝修调电路,包括偏置电路模块、逻辑转换电路模块、译码电路模块和熔丝调整电路模块,其特征在于,偏置电路模块根据输入信号使能端口电压和双向端口电压的波形产生至少一个逻辑电压信号,其输出端与逻辑转换电路模块的输入端相连,采用复用端口;所述逻辑转换电路模块根据至少一个所述的逻辑电压信号产生一个预译码逻辑电压信号,其输出端与译码电路模块的输入端相连;所述译码电路模块根据预译码逻辑电压信号产生至少一个熔丝熔断信号,其输出端与熔丝调整电路模块的输入端相连;所述熔丝调整电路模块根据至少一个所述熔丝熔断信号熔断至少一个所需熔断的熔丝位,并输出至少一个电路修调信号。偏置电路模块由晶体管、基准电流源、触发器和反相器组成;所述偏置电路模块将使能端口电压和双向端口电压与电源电压比较,输出至少一个逻辑电压信号。偏置电路模块包括:第一NMOS管MN1、第二NMOS管MN2、第三NMOS管MN3、第四NMOS管MN4、第五NMOS管MN5、第一PMOS管MP1、第二PMOS管MP2、第三PMOS管MP3、第四PMOS管MP4、第五PMOS管MP5、基准电流源I、第一触发器SMT1、第二触发器SMT2、第三触发器SMT3、第一反向器INV1、第二反向器INV2、第三反向器INV3;基准电流源I的一端连接第一NMOS管MN1的漏极和栅极、第二NMOS管MN2的栅极、第三NMOS管MN3的栅极、第四NMOS管MN4的栅极和第五NMOS管MN5的栅极,另一端连接第一PMOS管MP1的栅极、第二PMOS管MP2的源级和第五PMOS管MP5的源级;第一NMOS管MN1的源端连接第二NMOS管MN2的源级、第三NMOS管MN3的源级、第四NMOS管MN4的源级、第五NMOS管MN5的源级和地GND;第一PMOS管MP1的源级连接输入端VOUT,第一PMOS管MP1的漏极连接第一触发器SMT1的输入端和第二NMOS管MV2的漏端;第二PMOS管MP2的栅极连接第二PMOS管MP2的漏极和第三PMOS管MP3的源级;第三PMOS管MP3的栅极连接第三PMOS管MP3的漏极、第四PMOS管MP3的栅极和第三NMOS管MN3的漏极;第四PMOS管MP4的源级连接输入端EN和第五PMOS管MP5的源级,第四PMOS管MP4的漏级连接第二触发器SMT2的输入端和第四NMOS管MN4的漏极;第五PMOS管MP5的漏极连接第三触发器SMT3的输入端和第五NMOS管MN5的漏极;第一触发器SMT1的输出端连接第一反相器INV1的输入端;第二触发器SMT2的输出端连接第二反相器INV2的输入端;第三触发器SMT3的输出端连接第三反相器INV3的输入端;第一反相器INV1的输出端连接输出端V1;第二反相器INV2的输出端连接输出端V2;第三反相器SMT3的输出端连接输出端V3。逻辑转换电路模块包括输入端为V1、V2和V3,输出端为预译码逻辑电压信号V4,与非门,或非门和反相器;V1连接第一与非门NAND1的输入端和第四反相器INV4的输入端,V3连接第一与非门NAND1的另一个输入端,第一与非门NAND1的输出端连接第三与非门NAND3的输入端,第二与非门NAND2的输出端连接第三与非门NAND3的另一个输入端和第七与非门NAND7的输入端,第三与非门NAND3的输出端连接第二与非门NAND2的输入端,第七与非门NAND7的输出端连接第六与非门NAND6的输入端,第六与非门NAND6的输出端连接第七与非门NAND7的另一个输入端和或非门NOR的输入端,第五反相器INV5的输出端连接或非门NOR的另一个输入端,或非门NOR的输出端连接第六反相器INV6的输入端,第六反相器INV6的输出端为V4。第四反相器INV4的输出端连接第五与非门NAND5的输入端,第四与非门NAND4的输出端连接第五与非门NAND5的另一个输入端和第五反相器INV5的输入端;连接第四与非门NAND4的输入端,第五与非门NAND5的输出端连接第四与非门NAND4的另一个输入端。根据逻辑电压信号V1、V2和V3,输入一个预译码逻辑电压信号V4。逻辑转换电路模块根据至少一个逻辑电压信号,经过逻辑门输出预译码逻辑电压信号。译码电路模块的输入端为三个逻辑不同的信号V1、V2和V3,输出端为N位的WR信号。在正常工作模式下,VOUT比VCC低,V1为低;工作在电路调整模式下,VOUT比VCC高,V1始终为高,由于输入端EN的脉冲波形的脉冲个数确定要电路要调整熔断的FUSE位的WR信号为高,最终由熔丝调整电路调整熔断WR为高的那位FUSE。译码电路模块的输入端为预译码逻辑电压信号,译码电路模块将预译码逻辑电压信号转换为熔丝熔断信号来熔断所需要的熔丝位,输出端为至少一位熔丝熔断信号。熔丝调整电路模块包括:输入端WR0、WR1、……、WRN-1,熔丝位FUSE0、熔丝位FUSE1、……、熔丝位FUSEN-1,第六NMOS管MN6、第七NMOS管MN7、……、第2N+5NMOS管MN2N+5,第四触发器SMT4、第五触发器SMT5、……、第N+3触发器SMTN+3,输入端FS0、FS1、……、FSN-1,偏置电压Vbas1和Vbas2;FUSE0的输入端连接输入WR0,FUSE0的输出端连接第六NMOS管MN6的漏极和第四施密特触发器SMT4的输入端;第六NMOS管MN6的栅极连接偏置电压Vbas1、第七NMOS管MN7栅极、第八NMOS管MN8栅极、……、第2N+5NMOS管MN2N+5的栅极;第N+6NMOS管MNN+6的源极连接第N+7NMOS管MNN+7的源极、第N+8NMOS管MNN+8的源极、……、第2N+5NMOS管MN2N+5的源极;第四触发器SMT4的本文档来自技高网...
一种IC参数一次可编程熔丝修调电路

【技术保护点】
一种IC参数一次可编程熔丝修调电路,包括偏置电路模块、逻辑转换电路模块、译码电路模块和熔丝调整电路模块,其特征在于,所述偏置电路模块根据输入信号使能端口电压和双向端口电压的波形产生至少一个逻辑电压信号,其输出端与逻辑转换电路模块的输入端相连,采用复用端口;所述逻辑转换电路模块根据至少一个所述的逻辑电压信号产生一个预译码逻辑电压信号,其输出端与译码电路模块的输入端相连;所述译码电路模块根据预译码逻辑电压信号产生至少一个熔丝熔断信号,其输出端与熔丝调整电路模块的输入端相连;所述熔丝调整电路模块根据至少一个所述熔丝熔断信号熔断至少一个所需熔断的熔丝位,并输出至少一个电路修调信号。

【技术特征摘要】
1.一种IC参数一次可编程熔丝修调电路,包括偏置电路模块、逻辑转换电路模块、译码电路模块和熔丝调整电路模块,其特征在于,所述偏置电路模块根据输入信号使能端口电压和双向端口电压的波形产生至少一个逻辑电压信号,其输出端与逻辑转换电路模块的输入端相连,采用复用端口;所述逻辑转换电路模块根据至少一个所述的逻辑电压信号产生一个预译码逻辑电压信号,其输出端与译码电路模块的输入端相连;所述译码电路模块根据预译码逻辑电压信号产生至少一个熔丝熔断信号,其输出端与熔丝调整电路模块的输入端相连;所述熔丝调整电路模块根据至少一个所述熔丝熔断信号熔断至少一个所需熔断的熔丝位,并输出至少一个电路修调信号。2.根据权利要求1所述的一种IC参数一次可编程熔丝修调电路,其特征在于,所述偏置电路模块由晶体管、基准电流源、触发器和反相器组成;所述偏置电路模块将使能端口电压和双向端口电压与电源电压比较,输出至少一个逻辑电压信号。3.根据权利要求2所述的一种IC参数一次可编程熔丝修调电路,其特征在于,所述偏置电路模块包括:第一NMOS管MN1、第二NMOS管MN2、第三NMOS管MN3、第四NMOS管MN4、第五NMOS管MN5、第一PMOS管MP1、第二PMOS管MP2、第三PMOS管MP3、第四PMOS管MP4、第五PMOS管MP5、基准电流源I、第一触发器SMT1、第二触发器SMT2、第三触发器SMT3、第一反向器INV1、第二反向器INV2、第三反向器INV3;基准电流源I的一端连接第一NMOS管MN1的漏极和栅极、第二NMOS管MN2的栅极、第三NMOS管MN3的栅极、第四NMOS管MN4的栅极和第五NMOS管MN5的栅极,另一端连接第一PMOS管MP1的栅极、第二PMOS管MP2的源级和第五PMOS管MP5的源级;第一NMOS管MN1的源端连接第二NMOS管MN2的源级、第三NMOS管MN3的源级、第四NMOS管MN4的源级、第五NMOS管MN5的源级和地GND;第一PMOS管MP1的源级连接输入端VOUT,第一PMOS管MP1的漏极连接第一触发器SMT1的输入端和第二NMOS管MN2的漏端;第二PMOS管MP2的栅极连接第二PMOS管MP2的漏极和第三PMOS管MP3的源级;第三PMOS管MP3的栅极连接第三PMOS管MP3的漏极、第四PMOS管MP4的栅极和第三NMOS管MN3的漏极;第四PMOS管MP4的源级连接输入端EN和第五PMOS管MP5的源级,第四PMOS管MP4的漏级连接第二触发器SMT2的输入端和第四NMOS管MN4的漏极;第五PMOS管MP5的漏极连接第三触发器SMT3的输入端和第五NMOS管MN5的漏极;第一触发器SMT1的输出端连接第一反相器INV1的输入端;第二触发器SMT2的输出端连接第二反相器INV2的输入端;第三触发器SMT3的输出端连接第三反相器INV3的输入端;第一反相器INV1的输出端连接输出端V1;第二反相器INV2的输出端连接输出端V2;第三反相器SMT3的输出端连接输出端V3。4.根据权利要求1所述的一种IC参数一次可编程熔丝修调电路,其特征在于,所述译码电路包括:逻辑转换电路模块包括输入端为V1、V2和V3,输出端为预译码逻辑电压信号V4,与非门,或非门和反相器;V1连接第一与非门NAND1的输入端和第四反相器INV4的输入端,V3连接第一与非门NAND1的另一个输入端,第一与非门NAND1的输出端连接第三与非门NAND3的输入端,第二与非门NAND2的输出端连接第三与非门NAND3的另一个输入端和第七与非门NAND7的输入端,第三与非门NAND3的输出端连接第二与非门NAND2的输入端,第七与非...

【专利技术属性】
技术研发人员:方建平郑宜嘉
申请(专利权)人:西安电子科技大学
类型:发明
国别省市:陕西;61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1