【技术实现步骤摘要】
本专利技术涉及显示
,尤其涉及一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置。
技术介绍
随着科技的进步和生产力的发展,包括双向扫描栅极驱动电路的显示装置对于窄边框的需求越来越迫切。然而在实现双向扫描栅极驱动功能的前提下,减少移位寄存器单元中的晶体管数量和信号线数目是两条最直接的路径。现有的应用于双向扫描栅极驱动电路中的移位寄存器单元采用的信号线和晶体管的数目比较多,不利于实现窄边框。
技术实现思路
本专利技术的主要目的在于提供一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置,以解决现有技术中在实现双向扫描栅极驱动的前提下不能有效实现窄边框的问题。为了达到上述目的,本专利技术提供了一种移位寄存器单元,包括:输入复位控制单元,分别与输入端、复位端、第一扫描控制端、第二扫描控制端、上拉节点和下拉节点连接,用于在正向扫描时当由复位端输入的复位信号为第一电平时控制所述下拉节点的电位为第一电平;上拉节点控制单元,分别与所述上拉节点和下拉节点连接;下拉节点控制单元,分别与上拉节点、下拉节点和时钟信号输入端连接,用于当所述上拉节点的电位为第一电平时控制所述下拉节点的电位为第二电平,当所述上拉节点的电位为第二电平时控制所述下拉节点的电位与由所述时钟信号输入端输入的时钟信号的电位相同;以及,栅极驱动信号输出单元,分别与所述上拉节点、所述下拉节点、所述时钟
信号输入端和栅极驱动信号输出端连接。实施时,所述输入复位控制单元包括输入复位控制模块和下拉控制模块;所述输入复位控制模块,分别与所述输入端、所述复位端和所述上拉节点连接,用于在输入阶段通过由所 ...
【技术保护点】
一种移位寄存器单元,其特征在于,包括:输入复位控制单元,分别与输入端、复位端、第一扫描控制端、第二扫描控制端、上拉节点和下拉节点连接,用于在正向扫描时当由复位端输入的复位信号为第一电平时控制所述下拉节点的电位为第一电平;上拉节点控制单元,分别与所述上拉节点和下拉节点连接;下拉节点控制单元,分别与上拉节点、下拉节点和时钟信号输入端连接,用于当所述上拉节点的电位为第一电平时控制所述下拉节点的电位为第二电平,当所述上拉节点的电位为第二电平时控制所述下拉节点的电位与由所述时钟信号输入端输入的时钟信号的电位相同;以及,栅极驱动信号输出单元,分别与所述上拉节点、所述下拉节点、所述时钟信号输入端和栅极驱动信号输出端连接。
【技术特征摘要】
1.一种移位寄存器单元,其特征在于,包括:输入复位控制单元,分别与输入端、复位端、第一扫描控制端、第二扫描控制端、上拉节点和下拉节点连接,用于在正向扫描时当由复位端输入的复位信号为第一电平时控制所述下拉节点的电位为第一电平;上拉节点控制单元,分别与所述上拉节点和下拉节点连接;下拉节点控制单元,分别与上拉节点、下拉节点和时钟信号输入端连接,用于当所述上拉节点的电位为第一电平时控制所述下拉节点的电位为第二电平,当所述上拉节点的电位为第二电平时控制所述下拉节点的电位与由所述时钟信号输入端输入的时钟信号的电位相同;以及,栅极驱动信号输出单元,分别与所述上拉节点、所述下拉节点、所述时钟信号输入端和栅极驱动信号输出端连接。2.如权利要求1所述的移位寄存器单元,其特征在于,所述输入复位控制单元包括输入复位控制模块和下拉控制模块;所述输入复位控制模块,分别与所述输入端、所述复位端和所述上拉节点连接,用于在输入阶段通过由所述输入端输入的输入信号控制所述上拉节点的电位为第一电平,并在输出阶段控制自举拉升所述上拉节点的电位,在复位阶段控制所述上拉节点的电位为第二电平;所述下拉控制模块,与所述下拉节点连接,用于在正向扫描时在当由复位端输入的复位信号为第一电平时控制所述下拉节点的电位为第一电平。3.如权利要求2所述的移位寄存器单元,其特征在于,在正向扫描时,所述下拉控制模块包括:下拉控制晶体管,栅极与所述复位端连接,第一极与所述复位端连接,第二极与所述下拉节点连接;在反向扫描时,所述下拉控制模块包括:下拉控制晶体管,栅极与所述输入端连接,第一极与所述输入端连接,第二极与所述下拉节点连接。4.如权利要求2所述的移位寄存器单元,其特征在于,当正向扫描时,所述输入复位控制模块包括:输入晶体管,栅极与所述输入端连接,第一极与第一扫描控制端连接,第
\t二极与所述上拉节点连接;复位晶体管,栅极与所述复位端连接,第一极与所述上拉节点连接,第二极与所述第二扫描控制端连接;以及,存储电容,连接于所述上拉节点和所述栅极驱动信号输出端之间;所述第一扫描控制端接入第一电平,所述第二扫描控制端接入第二电平。5.如权利要求2所述的移位寄存器单元,其特征在于,在反向扫描时,所述输入复位控制模块包括:复位晶体管,栅极与所述复位端连接,第一极与第一扫描控制端连接,第二极与所述上拉节点连接;以及,输入晶体管,栅极与所述输入端连接,第一极与所述上拉节点连接,第二极与所述第二扫描控制端连接;以及,存储电容,连接于所述上拉节点和所述栅极驱动信号输出端之间;所述第一扫描控制端接入第二电平,所述第二扫描控制端接入第一电平。6.如权利要求1至5中任一权利要求所述的移位寄存器单元,其特征在于,所述下拉节点控制单元包括:第一下拉节点控制晶体管,栅极与所述时钟信号输入端连接,第一极与所述时钟信号输入端连接,第二极与所述下拉节点连接;以及,第二下拉节点控制晶体管,栅极与所述上拉节点连接,第一极与所述下拉节点连接,第二极与第二电平输出端连接;所述第一下拉节点控制晶体管的宽长比和所述第二下拉节点控制晶体管的宽长比之间的比例在预定比例范围内,以使得当所述上拉节点的电位为第一电平时所述下拉节点的电位为第二电平。7.如权利要求1至5中任一权利要求所述的移位寄存器单元,其特征在于,所述上拉节点控制单元用于当所述下拉节点的电位为第一电平时控制所述上拉节点的电位为第二电平。8.如权利要求1至5中任一权利要求所述的移位寄存器单元,其特征在于,所述栅极驱动信号输出单元用于当所述上拉节点的电位为第一电平时控制所述栅极驱动信号输出端输出时钟信号,当所述下拉节点的电位为第一电平时控制所述栅极驱动信号输出端输出第二电平;所述时钟信号由所述时钟信号输入端输入。9.一种移位寄存器单元的驱动方法,应用...
【专利技术属性】
技术研发人员:王秀娟,邵贤杰,冯思林,刘波,
申请(专利权)人:京东方科技集团股份有限公司,合肥京东方光电科技有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。