一种逻辑分析仪的FIFO控制电路制造技术

技术编号:12713122 阅读:73 留言:0更新日期:2016-01-14 19:40
本发明专利技术属于存储器技术,具体涉及一种逻辑分析仪的FIFO控制电路,包括一个存储器、一个存储控制器、一个二选一多路选择器和电源Vcc,所述存储器的wrreq脚连接到存储控制器的ena脚,所述存储器的wrclk脚连接到存储控制器的clk脚和wclk脚,所述存储器的rdreq脚连接到二选一多路选择器的Y脚,所述存储器的rdclk脚连接到存储控制器的fiford脚,所述存储器的aclk脚连接到存储控制器的clk脚,所述存储器的wrfull脚连接到存储器的rdempty脚,所述存储控制器的ena脚连接到存储控制器的pcnf脚和trig脚,所述二选一多路选择器的A脚连接到电源Vcc,所述二选一多路选择器的S脚连接到存储控制器的fiford脚。本发明专利技术FIFO控制电路能够有效控制数据的存储和读取。

【技术实现步骤摘要】

本专利技术属于存储器技术,具体涉及一种逻辑分析仪的FIFO控制电路
技术介绍
触发功能是判断逻辑分析仪性能的一个重要指标,在逻辑分析仪中,触发用来在数据流中选择对分析有意义的数据块,即在数据流中开辟一个观察窗口。这个窗口中的全部数据叫做一个跟踪(Trace),也就是说跟踪是逻辑分析仪采集并显示出来的一组数据,触发用来决定跟踪处于数据流中的位置。逻辑分析仪的数据存储深度非常有限,在一定的采样速率下,数据观察窗口的宽度也是有限的。逻辑分析仪触发包括随机触发、通道触发、字触发及外触发等四种触发方式。各种触发方式独立地同时工作,触发选择电路选择一种触发方式作为触发源,其它方式的触发输出将被忽略。触发字需要在存储器中的位置记录下来,以便于从存储器中读取有效数据(即观察窗口)。触发控制电路是控制触发点和观察窗口的关系,也就是控制触发点前后的有效数据量。触发控制和数据存储密切相关。数据存储电路控制有效数据的存储和读取,它和触发控制电路一起控制逻辑分析仪的工作流程,是逻辑分析仪控制电路的核心。
技术实现思路
本专利技术提出一种逻辑分析仪的FIFO控制电路,能够有效控制数据的存储和读取。为了实现上述目的,本专利技术采用如下技术方案:一种逻辑分析仪的FIFO控制电路,包括一个存储器、一个存储控制器、一个二选一多路选择器和电源Vcc,所述存储器的wrreq脚连接到存储控制器的ena脚,所述存储器的wrclk脚连接到存储控制器的clk脚和wclk脚,所述存储器的rdreq脚连接到二选一多路选择器的Y脚,所述存储器的rdclk脚连接到存储控制器的fiford脚,所述存储器的aclk脚连接到存储控制器的clk脚,所述存储器的wrfull脚连接到存储器的rdempty脚,所述存储控制器的ena脚连接到存储控制器的pcnf脚和trig脚,所述二选一多路选择器的A脚连接到电源Vcc,所述二选一多路选择器的S脚连接到存储控制器的fiford脚。本专利技术的逻辑分析仪的FIFO控制电路将触发字在存储器中的位置记录下来,便于从存储器中读取有限数据,能够有效控制数据的存储和读取。附图说明图1为本专利技术的电路连接图。具体实施方式下面结合实施例对本专利技术的内容作进一步叙述。一种逻辑分析仪的FIFO控制电路,包括一个存储器、一个存储控制器、一个二选一多路选择器和电源Vcc,所述存储器的wrreq脚连接到存储控制器的ena脚,所述存储器的wrclk脚连接到存储控制器的clk脚和wclk脚,所述存储器的rdreq脚连接到二选一多路选择器的Y脚,所述存储器的rdclk脚连接到存储控制器的fiford脚,所述存储器的aclk脚连接到存储控制器的clk脚,所述存储器的wrfull脚连接到存储器的rdempty脚,所述存储控制器的ena脚连接到存储控制器的pcnf脚和trig脚,所述二选一多路选择器的A脚连接到电源Vcc,所述二选一多路选择器的S脚连接到存储控制器的fiford脚。FIFO需要根据用户的设置,保存触发点前后一定量的数据。由于FIFO没有地址线,所以采数使能后开始往FIFO中写入数据,当写入FIFO中的数据量和预触发的数据量一样,而触发标志没有产生时,每写入一个数据,就丢弃一个先前写入的数据,以保持FIFO中的数据量和预触发值一样,当触发标志产生,则正常写入FIFO,不再丢弃先写入的数据,直到FIFO写满,结束采数过程。图1为FIFO的电路连接图。外时钟送到时钟通道,经电平变换引入时钟产生电路,时钟产生电路根据采样模式(定时分析或状态分析)选择内时钟或外时钟作为工作时钟。采样电路将输入数据与用户设置的触发条件比较,同时输入数据在存储控制电路的控制下写入存储器。当触发识别电路识别到输入数据流中出现所设触发字时,便输出触发标志脉冲。存储控制电路在触发标志脉冲发出后,继续写入一定量数据,然后停止数据的存储。存储器中的有效数据经CPCI接口电路送入计算机处理。本文档来自技高网...

【技术保护点】
一种逻辑分析仪的FIFO控制电路,其特征在于:包括一个存储器、一个存储控制器、一个二选一多路选择器和电源Vcc,所述存储器的wrreq脚连接到存储控制器的ena脚,所述存储器的wrclk脚连接到存储控制器的clk脚和wclk脚,所述存储器的rdreq脚连接到二选一多路选择器的Y脚,所述存储器的rdclk脚连接到存储控制器的fiford脚,所述存储器的aclk脚连接到存储控制器的clk脚,所述存储器的wrfull脚连接到存储器的rdempty脚,所述存储控制器的ena脚连接到存储控制器的pcnf脚和trig脚,所述二选一多路选择器的A脚连接到电源Vcc,所述二选一多路选择器的S脚连接到存储控制器的fiford脚。

【技术特征摘要】
1.一种逻辑分析仪的FIFO控制电路,其特征在于:包括一个存储器、一个存储控制器、一
个二选一多路选择器和电源Vcc,所述存储器的wrreq脚连接到存储控制器的ena脚,所
述存储器的wrclk脚连接到存储控制器的clk脚和wclk脚,所述存储器的rdreq脚连接
到二选一多路选择器的Y脚,所述存储器的rdclk脚连接到存...

【专利技术属性】
技术研发人员:刘礼伟冯太明
申请(专利权)人:江苏绿扬电子仪器集团有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1