当前位置: 首页 > 专利查询>英特尔公司专利>正文

用于控制链路接口的未使用硬件的功率消耗的方法、装置和系统制造方法及图纸

技术编号:12093693 阅读:86 留言:0更新日期:2015-09-23 11:39
在实施例中,多个硬件缓冲器的每一个可以存储与一个或多个虚拟通道相关联的信息。依次地,配置逻辑单元用于确定标识符,所述标识符对应到由经由链路耦合的第一设备和第二设备共同支持的虚拟通道的最大数量,并且用于基于所述标识符获得控制值。耦合到所述配置逻辑单元的门逻辑用于基于所述控制值将操作电压提供到所述硬件缓冲器中的相对应的硬件缓冲器。按照这一方式,当所述虚拟通道的最大数量小于所述多个硬件缓冲器时,所述操作电压能够从所述硬件缓冲器中的至少一个被抑制。描述并请求保护了其它实施例。

【技术实现步骤摘要】

本公开涉及计算系统,并且尤其(但是不排他地)涉及在这样的系统中的链路接 口的功率管理。【附图说明】 图1是包括多核处理器的计算系统的方框图的实施例。 图2是由互连组件的集合的点对点链路构成的结构的实施例。 图3是分层协议栈的实施例。 图4是PCIe事务描述符的实施例。 图5是PCIe串行点对点结构的实施例。 图6是根据实施例的SoC设计的方框图。 图7是根据本专利技术实施例的系统的方框图。 图8是根据本专利技术实施例的配置方法的流程图。 图9A是根据实施例的配置存储装置的方框图。 图9B是根据实施例的电压控制电路的一部分的方框图。 图10是根据实施例的系统的一部分的方框图。【具体实施方式】 在下面的描述中阐释了各种具体细节,例如处理器和系统配置的具体类型、具体 硬件结构、具体架构和微架构细节、具体寄存器配置、具体指令类型、具体系统组件、具体测 量/高度、具体处理器管线级和操作等等的示例,以便提供对本专利技术的全面理解。然而,对 于本领域技术人员显而易见的是,不需要采用这些具体细节来实践本专利技术。在其它实例中, 为了避免不必要地混淆本专利技术,没有详细描述公知的组件和方法,例如具体和可选处理器 架构、用于所描述的算法的具体逻辑电路/代码、具体固件代码、具体互连操作、具体逻辑 配置、具体制造技术和材料、具体编译器实现、算法在代码中的具体表示、具体掉电和选通 技术/逻辑以及计算机系统的其它具体操作细节。 尽管参照在具体集成电路中的能量节约和能量效率描述了下面的实施例,例如在 计算平台或者微处理器中,但是其它实施例可应用于其它类型的集成电路和逻辑设备。本 文描述的实施例的类似技术和教导可以应用于也可以得益于更好的能量效率和能量节约 的其它类型的电路或者半导体设备。例如,所公开的实施例不局限于桌面计算机系统或者 Ultrabooks?。并且也可以用在其它设备中,例如手持设备、平板电脑、其它薄型笔记本、片 上系统(SoC)设备以及嵌入式应用。手持设备的一些示例包括蜂窝电话、互联网协议设备、 数码相机、个人数字助理(PDA)和手持PC。嵌入式应用典型地包括微控制器、数字信号处理 器(DSP)、片上系统、网络计算机(NetPC)、机顶盒、网络集线器、广域网(WAN)交换机或者能 够执行下面教导的功能和操作的任意其它系统。而且,本文描述的装置、方法和系统不局限 于物理计算设备,而是也可以涉及对于能够节约和效率的软件优化。在下面的描述中将变 得显而易见的是,本文描述的方法、装置和系统的实施例(无论是参照硬件、固件、软件或 者其组合)对于以性能考虑均衡的"绿色技术"未来是至关重要的。 随着计算系统的发展,其中的组件变得更加复杂。结果,用于在组件之间进行耦合 和通信的互连架构也在复杂性方面增加,以便确保满足针对最佳组件操作的带宽需求。而 且,不同的市场分割要求互连架构的不同方面以便适合市场的需要。例如,服务器要求较高 的性能,而移动生态系统有时能够牺牲整体性能用于功率节省。然而,大多数结构的单一目 的在于提供具有最大功率节省的最高可能性能。下面讨论了多个互连,这些互连将潜在地 得益于本文描述的本专利技术的方面。 参照图1,阐释了包括多核处理器的计算系统的方框图的实施例。处理器100包括 用于执行代码的任意处理器或者处理设备,例如微处理器、嵌入式处理器、数字信号处理器 (DSP)、网络处理器、手持处理器、应用处理器、协处理器、片上系统(SOC)或者其它设备。在 一个实施例中,处理器100包括至少两个核心,核心101和102,这两个核心可以包括非对称 核心或者对称核心(所说明的实施例)。然而,处理器100可以包括可以是对称或者非对称 的任意数量的处理元件。 在一个实施例中,处理元件指代用于支持软件线程的硬件或者逻辑。硬件处理元 件的示例包括:线程单元、线程插槽、线程、处理单元、上下文、上下文单元、逻辑处理器、硬 件线程、核心和/或能够保持处理器的状态的任何其它元件,该状态例如是执行状态或者 架构状态。换句话说,在一个实施例中,处理元件指代能够与代码独立相关联的任意硬件, 该代码例如是软件线程、操作系统、应用或者其它代码。物理处理器(或者处理器插口)典 型地指代集成电路,该集成电路潜在地包括任意数量的其它处理元件,例如核心或者硬件 线程。 核心经常指代能够维持独立架构状态的位于集成电路上的逻辑,其中,每一个独 立维持的架构状态与至少一些专用执行资源相关联,与核心相比较,硬件线程典型地指代 能够维持独立架构状态的位于集成电路上的任意逻辑,其中该独立维持的架构状态共享到 执行资源的接入。可以看出,当某些资源被共享并且其它资源专用于架构状态时,硬件线程 和核心的名称之间的界线重叠。然而经常,核心和硬件线程由操作系统看作是单独的逻辑 处理器,其中操作系统能够在每一个逻辑处理器上单独地调度操作。 如在图1中说明的,物理处理器100包括两个核心,核心101和102。这里,核心 101和102被认为是对称核心,即具有相同的配置、功能单元和/或逻辑的核心。在另一实 施例中,核心101包括无序处理器核心,而核心102包括有序处理器核心。然而,核心101和 102可以从任意类型的核心中进行单独选择,该任意类型的核心例如是本地核心、软件管理 核心、适于执行本地指令集架构(ISA)的核心、适于执行转换的指令集架构(ISA)的核心、 共同设计的核心或者其它已知核心。在异构核心环境(即,非对称核心)中,可以利用诸如 二进制转换的一些形式的转换来调度或者执行位于一个或者两个核心上的代码。然而为了 进一步讨论,下面进一步详细描述在核心101中说明的功能单元,因为在所阐释的实施例 中,核心102中的单元按照类似的方式进行操作。 如所阐释的,核心101包括也可以被称为硬件线程插槽101a和101b的两个硬件 线程101a和101b。因此,在一个实施例中,诸如操作系统的软件实体潜在地将处理器100看 作是四个分离的处理器,即,能够同时执行四个软件线程的四个逻辑处理器或者处理元件。 如上面提及的,第一线程与架构状态寄存器101a相关联,第二线程与架构状态寄存器101b 相关联,第三线程可以与建构状态寄存器l〇2a相关联,并且第四线程可以与架构状态寄存 器102b相关联。这里,可以将架构状态寄存器(101a,101b,102a,102b)中的每一个称为如 上所述的处理元件、线程插槽或者线程单元。如所说明的,架构状态寄存器l〇la被复制到 架构状态寄存器l〇lb,因此能够存储单独的架构状态/上下文用于逻辑处理器101a和逻辑 处理器101b。在核心101中,诸如位于分配器和重命名器块130中的指令指针和重命名逻 辑的其它较小资源也可以被复制用于线程l〇la和101b。诸如重排序/引退单元135中的 重排序缓冲器、ILTB120,装载/存储缓冲器和队列的一些资源可以经过分区而被共享。诸 如通用内部寄存器、页表基本寄存器、低级数据高速缓存和数据TLB115、执行单元140以 及无序单元135的部分被潜在地充分共享。 处理器100经常包括可以被充分共享、经过分区共享、或者由处理元件专用/对于 处理元件专用的其它资源。在图1中,说明了具有处理器的说明性逻辑单元/资源的纯示 本文档来自技高网...
<a href="http://www.xjishu.com/zhuanli/55/CN104932996.html" title="用于控制链路接口的未使用硬件的功率消耗的方法、装置和系统原文来自X技术">用于控制链路接口的未使用硬件的功率消耗的方法、装置和系统</a>

【技术保护点】
一种用于提供操作电压的装置,包括:多个硬件缓冲器,所述多个硬件缓冲器的每一个用于存储与一个或多个虚拟通道相关联的信息;配置逻辑单元,用于确定标识符,所述标识符对应到由经由链路耦合的第一设备和第二设备共同支持的虚拟通道的最大数量,并且用于基于所述标识符获得控制值;以及门逻辑单元,用于基于所述控制值将操作电压提供到所述多个硬件缓冲器中的相对应的硬件缓冲器,其中,所述门逻辑单元用于当所述虚拟通道的最大数量小于所述多个硬件缓冲器时防止将所述操作电压提供到所述多个硬件缓冲器中的至少一个。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:V·拉加万
申请(专利权)人:英特尔公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1