【技术实现步骤摘要】
【专利说明】改进的相位插值器
本技术涉及相位插值器
,特别涉及一种新型的相位插值器,其能够 避免了时钟切换过程中产生的毛刺对相位插值器输出信号的影响,它能极大地提高系统的 性能与稳定性。 【
技术介绍
】 相位插值器(phaseinterpolator)可以将周期相同而相位不同的两个周期性的 输入信号Sl和S2按比例混合产生一个相位介于两者之间的相同周期的输出号。如图1所 示的,所述相位插值器1〇〇其包括第一时钟选择电路110、第二时钟选择电路120和相位插 值电路130。 第一时钟选择电路110的第一输入端输入相位为0的第一时钟信号CLK0,第二 输入端输入相位为180的第三时钟信号CLK180,其根据控制信号Sell选择第一时钟信 号CLKO和第三时钟信号CLK180输出作为时钟信号S1。第二时钟选择电路120的第一输 入端输入相位为90的第二时钟信号CLK90,第二输入端输入相位为270的第三时钟信号 CLK270,其根据控制信号Sel2选择第二时钟信号CLK90和第四时钟信号CLK180输出作为 时钟信号S2。第一时钟信号、第二时钟信号、 ...
【技术保护点】
一种相位插值器,其特征在于,其包括:时钟选择译码器,用于利用采样时钟对输入的插值控制码进行译码得到一组时钟选择码,所述一组时钟选择码中均包括多个时钟选择码;相位选择译码器,用于利用采样时钟对输入的插值控制码进行译码得到相位选择码;第一时钟选择电路,其具有第一输入端、第二输入端和输出端,第一输入端接收第一时钟信号,第二输入端接收第三时钟信号,第一时钟选择电路根据所述一组时钟选择码有选择的输出第一时钟信号或第三时钟信号;第二时钟选择电路,其具有第三输入端、第四输入端和输出端,第三输入端接收第二时钟信号,第四输入端接收第四时钟信号,第二时钟选择电路根据所述一组时钟选择码有选择的输 ...
【技术特征摘要】
【专利技术属性】
技术研发人员:周玉镇,戴颉,李耿民,庄志青,职春星,
申请(专利权)人:灿芯半导体上海有限公司,
类型:新型
国别省市:上海;31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。