阵列基板和具有其的显示器件制造技术

技术编号:11485357 阅读:53 留言:0更新日期:2015-05-21 02:08
本发明专利技术提供了一种阵列基板和包括其的显示器件。该阵列基板包括:基板;多条栅线,在基板上沿第一方向延伸;多条数据线,包括通过切断部分开的成对的第一数据线和第二数据线;以及多个有源图案,电连接到成对的第一数据线和第二数据线。数据线在交叉第一方向的第二方向上延伸。有源图案交叠切断部并交叠第一栅线。

【技术实现步骤摘要】
阵列基板和具有其的显示器件
本专利技术涉及阵列基板和具有其的显示器件。
技术介绍
液晶显示面板可包括阵列基板、面对阵列基板的相对基板以及设置在阵列基板和相对基板之间的液晶显示层。用于多个像素电极的控制信号可以通过信号线施加到阵列基板。像素电极可以设置在阵列基板的显示区上。显示技术已经发展为实现更高的像素分辨率,例如,超高清晰度(“UHD”)显示器。例如,具有3840×2160像素分辨率的液晶显示器件可施加上部数据信号到设置在显示区的上部的1080条数据线,并且可施加下部数据信号到设置在显示区的下部的1080条数据线。然而,如果上部数据线和下部数据线被分别驱动,上部数据线和下部数据线之间的边界部处的亮度会减小,在显示图像中会看见不期望的水平线,由此降低液晶显示面板的显示质量。
技术实现思路
专利技术的示范实施方式提供了一种阵列基板,其在分别驱动上部数据线和下部数据线的同时能够减少显示图像中的不期望的水平线。另外,专利技术的示范实施方式提供了具有该阵列基板的显示器件。在专利技术的示范实施方式中,阵列基板包括:基板;多条栅线,在基板上沿第一方向延伸;多条数据线,包括通过切断部分开的成对的第一数据线和第二数据线;和多个有源图案,电连接到成对的第一数据线和第二数据线。数据线沿交叉第一方向的第二方向延伸。有源图案交叠切断部并交叠第一栅线。在专利技术的示范实施方式中,第一切断部可以交叠第一栅线。在专利技术的示范实施方式中,与第一切断部间隔开的第二切断部可以交叠与第一栅线间隔开的第二栅线。在专利技术的示范实施方式中,与第一切断部间隔开的第二切断部可以交叠第一栅线。在专利技术的示范实施方式中,第一栅线可以交叠成对的第一数据线和第二数据线中的第一数据线或第二数据线。在专利技术的示范实施方式中,在成对的第一数据线和第二数据线中,第一栅线可以仅交叠第一数据线和第二数据线之一。在专利技术的示范实施方式中,第一栅线可以没有被成对的第一数据线和第二数据线中的第一数据线和第二数据线交叠。在专利技术的示范实施方式中,通过切断部之一分开的成对的第一数据线和第二数据线中的第一数据线和第二数据线之间的距离可以小于70μm。在专利技术的示范实施方式中,有源图案之一在第一方向上的宽度可以大于数据线之一在第一方向上的宽度。在专利技术的示范实施方式中,有源图案之一在第二方向上的长度可以大于第一栅线的与数据线之一交叉的部分在第一方向上的宽度。在专利技术的示范实施方式中,阵列基板可以进一步包括电连接到栅线和数据线的多个像素电极。在第一方向上彼此相邻的两条数据线可以电连接到该两条数据线之间的像素区中的不同像素电极。在专利技术的示范实施例中,沿着第一方向奇数编号的数据线可以电连接到在奇数编号的数据线的第一侧设置的第一像素电极。沿着第一方向偶数编号的数据线可以电连接到在偶数编号的数据线的第二侧设置的第二像素电极。偶数编号的数据线的第二侧可以与奇数编号的数据线的第一侧相反。在专利技术的示范实施例中,阵列基板可进一步包括电连接到栅线和数据线的多个薄膜晶体管。至少一个薄膜晶体管可包括:源电极,电连接到成对的第一数据线和第二数据线中的第一数据线或第二数据线;沟道图案,在栅线之一上交叠源电极;和漏电极,交叠沟道图案。在专利技术的示范实施例中,沟道图案可以设置在与有源图案之一相同的层中。在专利技术的示范实施例中,沟道图案可以设置在与有源图案之一不同的层中。在专利技术的示范实施例中,一种显示器件包括:阵列基板,包括多条栅线和交叉栅线的多条数据线;栅极驱动部,配置为施加栅极信号到栅线;第一数据驱动部;和第二数据驱动部。数据线包括通过切断部分开的成对的第一数据线和第二数据线。第一数据驱动部配置为施加第一数据信号到成对的第一数据线和第二数据线中的第一数据线。第二数据驱动部配置为施加第二数据信号到成对的第一数据线和第二数据线中的第二数据线。成对的第一数据线和第二数据线中的第一数据线和第二数据线通过交叠切断部的有源图案而电连接。在专利技术的示范实施例中,第一数据信号和第二数据信号可以包括同步的数据信号。在专利技术的示范实施例中,切断部可以沿着栅线延伸的方向布置成弯曲线。在专利技术的示范实施例中,显示器件可以进一步包括布置成矩阵形并且电连接到栅线和数据线的多个像素电极。在专利技术的示范实施例中,有源图案之一的长度和宽度可以不同于有源图案中另一个的长度和宽度。在专利技术的示范实施例中,一种阵列基板包括:第一数据线,设置在基板上;第二数据线,设置在基板上;有源图案,设置在第一数据线和第二数据线之间并且将第一数据线和第二数据线彼此电连接。有源图案可以被第一数据线和第二数据线交叠,在有源图案上的第一数据线和第二数据线之间可以形成间隔。钝化层可以设置在间隔中。附图说明通过参考附图详细描述本专利技术的示范实施方式,本专利技术的上述及其他特征将变得更明显,其中:图1是示出根据专利技术示范实施方式的显示器件的平面图;图2是平面图,示出根据专利技术示范实施方式的图1的阵列基板的一部分;图3A是放大平面图,示出根据专利技术示范实施方式的图2的部分“B”;图3B是根据专利技术示范实施方式沿图3A的线I-I’截取的截面图;图4A是示出根据专利技术示范实施方式的阵列基板的放大平面图;图4B是根据专利技术示范实施方式沿图4A的线II-II’截取的截面图;图5A是示出根据专利技术示范实施方式的阵列基板的放大平面图;图5B是根据专利技术示范实施方式沿图5A的线III-III’截取的截面图;图6A是示出根据专利技术示范实施方式的阵列基板的放大平面图;图6B是根据专利技术示范实施方式沿图6A的线IV-IV’截取的截面图;图7A是示出根据专利技术示范实施方式的阵列基板的放大平面图;图7B是根据专利技术示范实施方式沿图7A的线V-V’截取的截面图;图8A是示出根据专利技术示范实施方式的阵列基板的放大平面图;图8B是根据专利技术示范实施方式沿图8A的线VI-VI’截取的截面图;和图9是示出根据专利技术示范实施方式的阵列基板的一部分的平面图。具体实施方式在下文,将参考附图更详细地描述专利技术的示范实施方式。图1是示出根据专利技术示范实施方式的显示器件的平面图。参考图1,根据本示范实施方式的显示器件可包括阵列基板400、栅极驱动部200、第一数据驱动部300和第二数据驱动部500。阵列基板400可包括在第一方向D1上延伸的多条栅线GL1至GLm。阵列基板400可包括在交叉第一方向D1的第二方向D2上延伸的多条数据线Da1至Dan和Db1至Dbn。数据线Da和Db可以通过切断部A、A’和A”被分开。数据线Da和Db可包括电连接到第一数据驱动部300的第一数据线Da1至Dan。数据线Da和Db可包括电连接到第二数据驱动部500的第二数据线Db1至Dbn。例如,一对数据线Dj可包括关于切断部A’设置在阵列基板400的上部的第一数据线Daj和关于切本文档来自技高网...

【技术保护点】
一种阵列基板,包括:基板;多条栅线,在所述基板上沿第一方向延伸;多条数据线,沿第二方向延伸并且包括通过切断部分开的成对的第一数据线和第二数据线,所述第二方向交叉所述第一方向;和多个有源图案,电连接到所述成对的第一数据线和第二数据线,所述有源图案交叠所述切断部并交叠第一栅线。

【技术特征摘要】
2013.11.14 KR 10-2013-01385481.一种阵列基板,包括:
基板;
多条栅线,在所述基板上沿第一方向延伸;
多条数据线,沿第二方向延伸并且包括通过切断部分开的成对的第一数据线和第二数据线,所述第二方向交叉所述第一方向;和
多个有源图案,电连接到所述成对的第一数据线和第二数据线,所述有源图案交叠所述切断部并交叠第一栅线的至少一部分。


2.如权利要求1所述的阵列基板,其中第一切断部交叠所述第一栅线。


3.如权利要求2所述的阵列基板,其中与所述第一切断部间隔开的第二切断部交叠与所述第一栅线间隔开的第二栅线。


4.如权利要求2所述的阵列基板,其中与所述第一切断部间隔开的第二切断部交叠所述第一栅线。


5.如权利要求1所述的阵列基板,其中所述第一栅线交叠所述成对的第一数据线和第二数据线中的所述第一数据线或所述第二数据线。


6.如权利要求1所述的阵列基板,其中在所述成对的第一数据线和第二数据线中,所述第一栅线仅交叠所述第一数据线和所述第二数据线之一。


7.如权利要求1所述的阵列基板,其中所述第一栅线没有被所述成对的第一数据线和第二数据线中的所述第一数据线和所述第二数据线交叠。


8.如权利要求1所述的阵列基板,其中通过所述切断部之一分开的所述成对的第一数据线和第二数据线中的所述第一数据线和所述第二数据线之间的距离小于70μm。


9.如权利要求1所述的阵列基板,其中所述有源图案之一在所述第一方向上的宽度大于所述数据线之一在所述第一方向上的宽度。


10.如权利要求1...

【专利技术属性】
技术研发人员:黄旻夏金雄权金仁雨李成荣洪权三柳东贤韩范熙
申请(专利权)人:三星显示有限公司
类型:发明
国别省市:韩国;KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1