时钟生成装置以及时钟数据恢复装置制造方法及图纸

技术编号:11454375 阅读:57 留言:0更新日期:2015-05-14 04:16
时钟数据恢复装置(1)根据输入信号(Data In)生成恢复时钟(Recovered Clock)和恢复数据(Recovered Data),其具有信号选择部(10)、相位延迟部(20)、时间测定部(30)、相位选择部(40)、边缘检测部(50)、极性检测部(60)、逻辑反转部(70)和数据输出部(80)。信号选择部(10)、相位延迟部(20)、时间测定部(30)和相位选择部(40)构成时钟生成装置(1A)。相位延迟部(20)具有纵续连接的多个延迟元件(211~21P)。相位选择部(40)选择从延迟元件211~21P中的位于对应于单位间隔时间的位置处的延迟元件输出的信号,并将其作为反馈时钟(Feedback Clock)进行输出。

【技术实现步骤摘要】
【国外来华专利技术】时钟生成装置以及时钟数据恢复装置
本专利技术涉及生成时钟的时钟生成装置以及具有该时钟生成装置的时钟数据恢复装置。
技术介绍
对于重叠有从发送器输出的时钟和数据的数字信号而言,需要在接收器侧恢复时钟和数据。例如在非专利文献1中记载了用于进行这种恢复的时钟数据恢复(CDR:ClockDataRecovery:时钟数据恢复)装置。非专利文献1所述的时钟数据恢复装置检测输入信号的边缘,根据该边缘的时机恢复时钟,并且在该时钟指示的各时机恢复输入信号的数据。由该时钟数据恢复装置生成恢复时钟的时钟生成装置具有锁相环(PLL:PhaseLockLoop),该锁相环构成为包括门控电压控制振荡器(GVCO:GatedVoltageControlledOscillator)、分频器、相位差检测器、加减计数器和ΔΣ方式的DA转换器。非专利文献1所述的时钟数据恢复装置是以突发模式工作的装置。即,时钟生成装置在信号输入开始前和信号输入中,从外部输入参照时钟,输出频率与该参照时钟相同的时钟。在开始了信号输入时,时钟生成装置在短时间内使时钟相位与输入信号的相位一致,并输出该时钟。现有技术文献非专利文献非专利文献1:J.Terada,etal.,"A10.3125Gb/sBurst-ModeCDRCircuitusingaΔΣDAC,"ISSCCDig.Tech.Papers,pp.226-227(2008).
技术实现思路
专利技术欲解决的课题突发模式的时钟数据恢复装置在信号输入开始后能够在短时间内开始时钟和数据的恢复,因而在无信号输入的待机期间与有信号输入的工作期间交替存在的用途(尤其在移动用途)中是有用的。然而,在该时钟数据恢复装置中,时钟生成装置的电路规模较大,此外,还需要用于生成输入到时钟生成装置中的参照时钟的电路,因此制造成本较高。而具有这种时钟生成装置的其他装置也具有同样的问题。本专利技术就是为了消除上述问题点而完成的,其目的在于提供一种能够减小电路规模的时钟生成装置以及时钟数据恢复装置。用于解决课题的手段本专利技术的时钟生成装置具有:(1)信号选择部,其输入反馈时钟、在对应于位速率的时机具有边缘的边缘信号以及在包括边缘信号的边缘的时机的一定期间内成为有效电平的边缘检测信号,在边缘检测信号为有效电平时,选择边缘信号并输出,在边缘检测信号为非有效电平时,选择使反馈时钟逻辑反转后的信号并输出;(2)相位延迟部,其包括纵续连接的多个延迟元件,将从信号选择部输出的信号输入到多个延迟元件中的初级延迟元件,从多个延迟元件中分别输出延迟量与各个位置对应的信号;(3)时间测定部,其根据从多个延迟元件分别输出的信号的电平,测定从边缘信号的某个边缘时机起到经过了相当于1位的时间时的边缘时机为止的单位间隔时间;以及(4)相位选择部,其选择从多个延迟元件中的位于与由时间测定部测定的单位间隔时间对应的位置处的延迟元件输出的信号而作为反馈时钟进行输出,并且选择从多个延迟元件中的任意一个延迟元件输出的信号而作为频率与边缘信号的位速率对应的时钟进行输出。本专利技术的时钟生成装置优选具有作为所述相位延迟部的相位延迟部D1~DN、作为所述时间测定部的时间测定部M1~MN和作为所述相位选择部的相位选择部S1~SN。N是2以上的整数。此时,各相位延迟部Dn具有纵续连接的多个延迟元件。各相位延迟部Dn的各延迟元件的延迟时间与其他相位延迟部Dn1的各延迟元件的延迟时间彼此不同。n、n1是1以上N以下的整数。各时间测定部Mn根据从相位延迟部Dn的多个延迟元件中分别输出的信号电平测定单位间隔时间。各相位选择部Sn选择从相位延迟部Dn的多个延迟元件中的位于与由时间测定部Mn测定的单位间隔时间对应的位置处的延迟元件输出的信号而作为反馈时钟进行输出。信号选择部输入从相位选择部SN输出的反馈时钟。相位延迟部D1将从信号选择部输出的信号输入初级的延迟元件。相位延迟部D1~DN中的除相位延迟部D1以外的各相位延迟部Dn将从相位选择部Sn-1输出的反馈时钟输入到初级的延迟元件。然后,相位选择部S1~SN中的任意一个相位选择部Sn选择从相位延迟部Dn的多个延迟元件中的任意一个延迟元件输出的信号而作为时钟进行输出。本专利技术的时钟生成装置优选在相位延迟部的纵续连接的多个延迟元件中,越位于后级的延迟元件的延迟时间越长。本专利技术的时钟数据恢复装置是根据输入信号恢复时钟和数据的装置,其具有:(1)上述本专利技术的时钟生成装置;(2)边缘检测部,其生成并输出对输入信号赋予延迟得到的延迟输入信号,并且生成在包括延迟输入信号的边缘的时机的一定期间内成为有效电平的边缘检测信号而输出给时钟生成装置;(3)极性检测部,其生成并输出逻辑反转指示信号,该逻辑反转指示信号在边缘检测信号为有效电平的期间内,在反馈时钟和延迟输入信号各自的边缘的极性彼此相同时,成为有效电平;(4)逻辑反转部,其在逻辑反转指示信号为有效电平时,将对延迟输入信号进行逻辑反转后的信号作为边缘信号输出给时钟生成装置,在逻辑反转指示信号为非有效电平时,将延迟输入信号作为边缘信号输出给时钟生成装置;以及(5)数据输出部,其在由从时钟生成装置输出的时钟指示的时机对延迟输入信号的数据进行采样并保持,进行输出。而且,本专利技术的时钟数据恢复装置将从时钟生成装置输出的时钟作为基于输入信号的恢复时钟进行输出,并且将从数据输出部输出的数据作为基于输入信号的恢复数据进行输出。专利技术的效果根据本专利技术,可提供一种能够减小电路规模的时钟生成装置以及时钟数据恢复装置。附图说明图1是表示第1实施方式的时钟数据恢复装置1的结构的图。图2是表示时间测定部30的测定许可部32的电路结构例的图。图3是时间测定部30的测定许可部32的各信号的时序图。图4是时间测定部30的泡纠错部33的说明图。图5是表示相位选择部40的电路结构例的图。图6是边缘检测部50的各信号的时序图。图7是极性检测部60和逻辑反转部70的各信号的时序图。图8是逻辑反转部70和信号选择部10的各信号的时序图。图9是数据输出部80的各信号的时序图。图10是时钟生成装置1A的相位延迟部20和时间测定部30的各信号的时序图。图11是表示第1实施方式的时钟数据恢复装置1的工作指令的图。图12是第1实施方式的时钟数据恢复装置1的各信号的时序图。图13是表示第2实施方式的时钟数据恢复装置2的结构的图。图14是表示粗相位发生部11的结构的图。图15是表示精相位发生部12的结构的图。图16是表示粗相位发生部11的相位延迟部201的各延迟元件211,q的电路结构例的图。图17是表示精相位发生部12的相位延迟部202的各延迟元件212,r的电路结构例的图。图18是第2实施方式的时钟数据恢复装置2的各信号的时序图。图19是表示在相位延迟部20中纵续连接的多个延迟元件各自的延迟时间的图。具体实施方式以下,参照附图详细说明用于实施本专利技术的方式。另外,在附图说明中对于相同要素赋予同一符号,并省略重复说明。(第1实施方式)图1是表示第1实施方式的时钟数据恢复装置1的结构的图。时钟数据恢复装置1根据输入信号(DataIn)生成恢复时钟(RecoveredClock)和恢复数据(RecoveredData),其具有信号选择部10、相位延迟部20、时间测定部30、相位本文档来自技高网...
时钟生成装置以及时钟数据恢复装置

【技术保护点】
一种时钟生成装置,其特征在于,具有:信号选择部,其输入反馈时钟、在对应于位速率的时机具有边缘的边缘信号以及在包括所述边缘信号的边缘的时机的一定期间内成为有效电平的边缘检测信号,在所述边缘检测信号为有效电平时,选择所述边缘信号并输出,在所述边缘检测信号为非有效电平时,选择使所述反馈时钟逻辑反转后的信号并输出;相位延迟部,其包括纵续连接的多个延迟元件,将从所述信号选择部输出的信号输入到所述多个延迟元件中的初级延迟元件,从所述多个延迟元件中分别输出延迟量与各个位置对应的信号;时间测定部,其根据从所述多个延迟元件分别输出的信号的电平,测定从所述边缘信号的某个边缘时机起到经过了相当于1位的时间时的边缘时机为止的单位间隔时间;以及相位选择部,其选择从所述多个延迟元件中的位于与由所述时间测定部测定的所述单位间隔时间对应的位置处的延迟元件输出的信号而作为所述反馈时钟进行输出,并且选择从所述多个延迟元件中的任意一个延迟元件输出的信号而作为频率与所述边缘信号的位速率对应的时钟进行输出。

【技术特征摘要】
【国外来华专利技术】2012.09.14 JP 2012-2032121.一种时钟生成装置,其特征在于,具有:信号选择部,其输入反馈时钟、在对应于位速率的时机具有边缘的边缘信号以及在包括所述边缘信号的边缘的时机的一定期间内成为有效电平的边缘检测信号,在所述边缘检测信号为有效电平时,选择所述边缘信号并输出,在所述边缘检测信号为非有效电平时,选择使所述反馈时钟逻辑反转后的信号并输出;相位延迟部,其包括纵续连接的多个延迟元件,将从所述信号选择部输出的信号输入到所述多个延迟元件中的初级延迟元件,从所述多个延迟元件中分别输出延迟量与各个位置对应的信号;时间测定部,其根据从所述多个延迟元件分别输出的信号的电平,测定从所述边缘信号的某个边缘时机起到经过了相当于1位的时间时的边缘时机为止的单位间隔时间;以及相位选择部,其选择从所述多个延迟元件中的位于与由所述时间测定部测定的所述单位间隔时间对应的位置处的延迟元件输出的信号而作为所述反馈时钟进行输出,并且选择从所述多个延迟元件中的任意一个延迟元件输出的信号而作为频率与所述边缘信号的位速率对应的时钟进行输出。2.根据权利要求1所述的时钟生成装置,其特征在于,该时钟生成装置具有作为所述相位延迟部的相位延迟部(D1~DN)、作为所述时间测定部的时间测定部(M1~MN)、作为所述相位选择部的相位选择部(S1~SN),各相位延迟部(Dn)具有纵续连接的多个延迟元件,各相位延迟部(Dn)的各延迟元件的延迟时间与其他相位延迟部(Dn1)的各延迟元件的延迟时间彼此不同,各时间测定部(Mn)根据从相位延迟部(Dn)的多个延迟元件分别输出的信号的电平测定所述单位间隔时间,各相位选择部(Sn)选择从相位延迟部(Dn)的多个延迟元件中的位于与由时间测定部(Mn)测定的所述单位间隔时间对应的位置处的延迟元...

【专利技术属性】
技术研发人员:浅田邦博饭塚哲也三浦贤石曾根洋平村上芳道久保俊一山本周平
申请(专利权)人:哉英电子股份有限公司
类型:发明
国别省市:日本;JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1