【技术实现步骤摘要】
本专利技术涉及时钟信号生成
,具体是一种利用射频接收通路对集成可调时钟进行校准的方法。
技术介绍
由于具有强大的数据处理与逻辑控制能力,很强的抗干扰能力,并且可在不同工艺间便捷可靠地移植,数字电路已经成为任何一款SoC中必不可少的部分。而时钟信号是任何一个数字同步时序逻辑电路可以工作的前提条件。正是在时钟信号给定的节拍下,数字电路有条不紊地完成着预定的数据处理和逻辑控制的功能。基于石英晶体的振荡器由于其卓越的性能,一直被公认为最佳的时钟信号生成器。然而,随着半导体工艺技术的不断进步,单片集成的功能越来越强大,系统的功耗和体积也日益受到设计者的重视。由于其工作机理的特点,基于石英晶体的振荡器的体积和功耗很难进一步减小,这势必限制着系统的功耗和体积的不断减小。在对体积和功耗的要求非常严格的系统中,使用可集成的时钟信号生成器来代替石英晶体振荡器将会是一个重要的解决方案。目前,利用模拟方法或数字方法设计的可集成的时钟信号生成器的频 ...
【技术保护点】
一种利用射频接收通路对集成可调时钟进行校准的方法,其特征在于,该方法包含:步骤1:对接收到的单频信号进行低噪声放大;步骤2:将集成时钟产生的信号经过频率合成器,得到的信号与进行低噪声放大后的单频信号进行混频,得到中低频的误差信号;步骤3:对混频产生的误差信号进行低通滤波;步骤4:将低通滤波产生的中低频信号转换为数字信号,对数字信号进行分频并进行频率误差估计;步骤5:利用频率误差估计的结果对集成可调时钟的频率进行调整直至频率误差达到指定的范围内。
【技术特征摘要】
1.一种利用射频接收通路对集成可调时钟进行校准的方法,其特征
在于,该方法包含:
步骤1:对接收到的单频信号进行低噪声放大;
步骤2:将集成时钟产生的信号经过频率合成器,得到的信号与进行
低噪声放大后的单频信号进行混频,得到中低频的误差信号;
步骤3:对混频产生的误差信号进行低通滤波;
步骤4:将低通滤波产生的中低频信号转换为数字信号,对数字信号
进行分频并进行频率误差估计;
步骤5:利用频率误差估计的结果对集成可调时钟的频率进行调整直
至频率误差达到指定的范围内。
2.根据权利要求1所述的利用射频接收通路对集成可调时钟进行校
准的方法,其特征在于,步骤1中所述对接收到的单频信号进行低噪声放
大之前,还包括:
发送端在发送数据之前先发一段时间的单频信号,接收端利用接收到
的该单频信号进行时钟频率的校准。
3.根据权利要求1所述的利用射频接收通路对集成可调时钟进行校
准的方法,其特征在于,步骤2中所述的集成时钟为频率可调的时钟,即
可对其频率进行调整。
4.根据权利要求1所述的利用射频接收通路对集成可调时钟进行校
准的方法,其特征在...
【专利技术属性】
技术研发人员:黑勇,王晨光,乔树山,赵慧冬,
申请(专利权)人:中国科学院微电子研究所,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。