一种多通道的干扰信号采集与处理验证系统及其方法技术方案

技术编号:11134607 阅读:147 留言:0更新日期:2015-03-12 10:12
本发明专利技术公开了一种多通道的干扰信号采集与处理验证系统及其方法,其系统包括数据接收分机、采集存储分机和数据转储分机,所述的采集存储分机包括主控计算机模块、高速存储模块、AD采集模块、光纤通道单元和电源管理单元,数据转储分机包括转储服务器和磁盘阵列;其方法包括采集存储和数据处理两个步骤,所述的采集存储步骤包括信号获取、信号传输、信号转换和信号存储四个子步骤;所述的数据处理步骤包括数据回放、数据转储和文件管理三个子步骤。本发明专利技术提供一种多通道的干扰信号采集与处理验证系统及其方法,具有完整的采集、实时存储、回放处理和转储处理功能的同时,还具有准确性强、可靠性高的优点。

【技术实现步骤摘要】

本专利技术涉及一种信号采集与处理验证系统及其方法,特别是一种多通道干扰信号采集与处理验证系统及其方法。 
技术介绍
数据采集技术是计算机智能仪器与外界物理世界联系的桥梁,是获取信息的重要途径。数据采集技术主要指从传感器输出的微弱电信号,经信号调理、模数转换到存储、记录这一过程所涉及的技术。随着计算机和信息技术的飞速发展,信号传输在人们的生产与生活中占据越来越重要的地位,但在信号的传输过程有一个影响传输效果的因素,那就是干扰信号。因此,对干扰信号进行采集与处理就非常重要了。 现在市场上已经出现各类信号采集与处理验证系统及其方法,这些系统及其方法对平常的信号采集带来了很大的方便,但这些系统及其方法也有一定的局限性。 多通道的干扰信号采集模块最重要的就是要做到同步采集,所以如何减小多通道采集的同步时间就很重要了,这也是现在多通道采集技术面临的一个难点与不足。 存储模块提高存储速度和降低误码率对存储模块的质量有着非常大的影响,对整个系统及其方法也有着重大的作用,这也是干扰信号的采集与处理中的一个重要问题。 信号采集与处理验证系统及其方法都希望能做到准确性高,可靠性强,使用方便,但目前还几乎没有一种多通道的干扰信号采集与处理验证系统及其方法,具有完整的采集、实时存储、回放处理和转储处理功能的同时,还具有准确性强、可靠性高的优点。 
技术实现思路
本专利技术目的在于克服现有技术的不足,提供一种多通道的干扰信号采集与处理验证系统及其方法,具有完整的采集、实时存储、回放处理和转储处理功能的同时,还具有准确性强、可靠性高的优点。 本专利技术的技术方案是这样实现的:一种多通道的干扰信号采集与处理验证系统,它包括数据接收分机、采集存储分机和数据转储分机,所述的数据接收分机的输入接收外部干扰信号,输出与采集存储分机连接;所述的采集存储分机的通信端通过千兆以太网与数据转储分机的通信端双向连接,采集存储分机的数据发送端通过光纤与数据转储分机的数据接收端连接; 所述的采集存储分机包括主控计算机模块、4个高速存储模块、AD采集模块和光纤通道单元,所述的AD采集模块的输入端接收输入信号,高速存储模块、AD采集模块和光纤通道 单元通过板间高速总线连接,高速存储模块、AD采集模块和光纤通道单元还同时通过CAN总线连接,所述的光纤通道单元通过PCIe与主控计算机模块连接,光纤通道单元还设有向数据转储分机输出数据的输出口;所述的数据转储分机包括数据转储服务器和磁盘阵列,所述的数据转储服务器包括HBA卡和光纤接口卡,所述的光纤接口卡的输入端接收来自采集存储分机的输入信号,光纤接口卡的输出通过PCIe与HBA卡连接,HBA卡的输出通过光纤接口与磁盘阵列连接。所述的数据接收分机包括多个阵列天线和一个多通道接收机,所述的阵列天线接收干扰信号的射频信号,阵列天线的输出与多通道接收机连接,多通道接收机的输出与AD采集模块连接。 所述的高速存储模块包括FLASH阵列、FPGA芯片、DSP处理器、一个用于存储文件系统与参数的NOR FLASH和一个用于接收来自FPGA芯片数据并传输给光口的光模块,所述的FLASH阵列与FPGA芯片连接,FPGA芯片通过GTX接口与外部总线连接,FPGA芯片通过EMIF接口与DSP处理器连接,DSP处理器与PCI接口连接,DSP处理器还通过与以太网PHY芯片与千兆网口连接;所述的NOR FLASH与FPGA芯片连接,所述的光模块一端通过GTX接口和与FPGA芯片连接,另一端与光口连接;所述的FLASH阵列为采用了BCH纠错编码技术的FLASH阵列,FLASH阵列包括多组FLASH芯片,所述的多组FLASH芯片为流水线处理结构的芯片,所述的FLASH芯片为采用双页编程技术并包括多个分时利用的核的芯片。 所述的AD采集模块包括多路AD采集器、FPGA芯片、DSP处理器、以太网PHY芯片、时钟管理器和晶振,所述的多路AD采集器接收来自外部的干扰信号,AD采集器的输出与FPGA芯片连接,FPGA芯片通过GTX接口与外部总线连接,FPGA芯片还通过DSP数据总线与DSP处理器连接,DSP处理器一端与预设的PCI接口连接,另一端通过以太网PHY芯片与千兆以太网连接;所述的时钟管理器一路输入端接收来自晶振的基准信号,时钟管理器的输出端与多路AD采集器连接,时钟管理器到多路AD采集器的每一路的PCB走线长度等长。 所述的光纤通道单元包括FPGA芯片、光纤收发器和以太网PHY芯片,所述的FPGA芯片通过GTX与板间高速总线连接,FPGA芯片还通过GTX与光纤收发器连接,光纤收发器通过光口输出数据,FPGA芯片还通过以太网PHY芯片与千兆以太网连接,FPGA芯片还分别与PCIe总线和CAN总线连接。 所述的光纤接口卡包括光纤收发器、FPGA芯片和PCIe金手指,所述的FPGA芯片的与PCIe金手指连接,FPGA芯片的还通过光纤收发器与光口连接。 所述的主控计算机模块选用AD-link公司的标准CPCI的高性能工业计算机板卡CPCI-6210。 所述的采集存储分机还包括一个电源管理单元,负责提供整机需要的电源,使用AC或者DC电源管理单元接收外部的220V交流电源转换为整机其他模块需要的直流电源。 所述的转储服务器选用联想供公司的S30系列,采用Intel 至强E5-1600处理器,并具备PCIe3.0和PCIe2.0插槽,可以满足用户对光纤通道卡和HBA卡之间的数据传输要求。 磁盘阵列选用联想公司的SureSAS112模块化磁盘存储系统,主机连接方式支持FC和iCISI协议。 一种多通道的干扰信号采集与处理验证的方法,它包括以下步骤: S1.采集存储:对干扰信号进行采集,将其转换为数字信号,并进行实时存储;S2.数据处理:对得到的数字信号进行处理,包括回放处理子步骤、数据转储子步骤和文件管理子步骤。所述的步骤S1包括以下子步骤: S11.信号获取:阵列天线获取干扰信号的射频信号;S12.信号传输:多通道接收机将获取的信号传输给AD采集模块,所述的AD采集模块的采集为多路采集;S13.信号转换:AD采集模块同步采集,并保证每一路AD采集使用的采样时钟同源同相,FPGA芯片中利用同步触发输入信号,实现对多路AD采集数据的同步接收,将信号转换为数字信号,并在采集模块中进行通道不一致性校正;S14.信号存储:板间高速总线将采集到数字信传输到高速存储模块,高速存储模块对来自AD采集模块的高速数据的实时存储。所述的步骤S2中的回放处理子步骤包括以下子步骤: S211.光纤通道单元接收到数据回放命令后,通过GTX接口从高速存储模块读取数据,通过PCIe接口将数据存储到主控计算机模块本地硬盘;S212.主控计算机模块的处理软件完成对回放数据的事后处理。所述的步骤S2中的数据转储子步骤包括以下子步骤: S221.光纤通道单元接收数据转储命令;S222.通过GTX接口从高速存储模块读取数据,本文档来自技高网...

【技术保护点】
一种多通道的干扰信号采集与处理验证系统,其特征在于:它包括数据接收分机、采集存储分机和数据转储分机,所述的数据接收分机的输入接收外部干扰信号,输出与采集存储分机连接;所述的采集存储分机的通信端通过千兆以太网与数据转储分机的通信端双向连接,采集存储分机的数据发送端通过光纤与数据转储分机的数据接收端连接;所述的采集存储分机包括主控计算机模块、4个高速存储模块、AD采集模块和光纤通道单元,所述的AD采集模块的输入端接收输入信号,高速存储模块、AD采集模块和光纤通道 单元通过板间高速总线连接,高速存储模块、AD采集模块和光纤通道单元还同时通过CAN总线连接,所述的光纤通道单元通过PCIe与主控计算机模块连接,光纤通道单元还设有向数据转储分机输出数据的输出口;所述的数据转储分机包括数据转储服务器和磁盘阵列,所述的数据转储服务器包括HBA卡和光纤接口卡,所述的光纤接口卡的输入端接收来自采集存储分机的输入信号,光纤接口卡的输出通过PCIe与HBA卡连接,HBA卡的输出通过光纤接口与磁盘阵列连接;所述的数据接收分机包括多个阵列天线和一个多通道接收机,所述的阵列天线接收干扰信号的射频信号,阵列天线的输出与多通道接收机连接,多通道接收机的输出与AD采集模块连接。...

【技术特征摘要】
1.一种多通道的干扰信号采集与处理验证系统,其特征在于:它包括数据接收分机、采集存储分机和数据转储分机,所述的数据接收分机的输入接收外部干扰信号,输出与采集存储分机连接;所述的采集存储分机的通信端通过千兆以太网与数据转储分机的通信端双向连接,采集存储分机的数据发送端通过光纤与数据转储分机的数据接收端连接;
所述的采集存储分机包括主控计算机模块、4个高速存储模块、AD采集模块和光纤通道单元,所述的AD采集模块的输入端接收输入信号,高速存储模块、AD采集模块和光纤通道 单元通过板间高速总线连接,高速存储模块、AD采集模块和光纤通道单元还同时通过CAN总线连接,所述的光纤通道单元通过PCIe与主控计算机模块连接,光纤通道单元还设有向数据转储分机输出数据的输出口;
所述的数据转储分机包括数据转储服务器和磁盘阵列,所述的数据转储服务器包括HBA卡和光纤接口卡,所述的光纤接口卡的输入端接收来自采集存储分机的输入信号,光纤接口卡的输出通过PCIe与HBA卡连接,HBA卡的输出通过光纤接口与磁盘阵列连接;
所述的数据接收分机包括多个阵列天线和一个多通道接收机,所述的阵列天线接收干扰信号的射频信号,阵列天线的输出与多通道接收机连接,多通道接收机的输出与AD采集模块连接。
2.根据权利要求1所述的一种多通道的干扰信号采集与处理验证系统,其特征在于:所述的高速存储模块包括FLASH阵列、FPGA芯片、DSP处理器、一个用于存储文件系统与参数的NOR FLASH和一个用于接收来自FPGA芯片数据并传输给光口的光模块,所述的FLASH阵列与FPGA芯片连接,FPGA芯片通过GTX接口与外部总线连接,FPGA芯片通过EMIF接口与DSP处理器连接,DSP处理器与PCI接口连接,DSP处理器还通过与以太网PHY芯片与千兆网口连接;所述的NOR FLASH与FPGA芯片连接,所述的光模块一端通过GTX接口和与FPGA芯片连接,另一端与光口连接;所述的FLASH阵列为采用了BCH纠错编码技术的FLASH阵列,FLASH阵列包括多组FLASH芯片,所述的多组FLASH芯片为流水线处理结构的芯片,所述的FLASH芯片为采用双页编程技术并包括多个分时利用的核的芯片。
3.根据权利要求1所述的一种多通道的干扰信号采集与处理验证系统,其特征在于:所述的AD采集模块包括多路AD采集器、FPGA芯片、DSP处理器、以太网PHY芯片、时钟管理器和晶振,所述的多路AD采集器接收来自外部的干扰信号,AD采集器的输出与FPGA芯片连接,FPGA芯片通过GTX接口与外部总线连接,FPGA芯片还通过DSP数据总线与DSP处理器连接,DSP处理器一端与预设的PCI接口连接,另一端通过以太网PHY芯片与千兆以太网连接;所述的时钟管理器一路输入端接收来自晶振的基准信号,时钟管理器的输出端与多路AD采集器连接,时钟管理器到多路AD采集器的每一路的PCB走线长度等长。
4.根据权利要求1所述的一种多通道的干扰信号采集与处理验证系统,其特征在于:所述的光纤通道单元包括FPGA芯片、光纤收发器和以太网PHY芯片,所述的FPGA芯片通过GT...

【专利技术属性】
技术研发人员:龙宁张星星
申请(专利权)人:成都龙腾中远信息技术有限公司
类型:发明
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1