一种多通道的干扰信号采集与处理验证的方法技术

技术编号:11128237 阅读:85 留言:0更新日期:2015-03-11 17:30
本发明专利技术公开了一种多通道的干扰信号采集与处理验证的方法,它包括采集存储和数据处理两个步骤,所述的采集存储步骤包括信号获取、信号传输、信号转换和信号存储四个子步骤;所述的数据处理步骤包括数据回放、数据转储和文件管理三个子步骤。本发明专利技术提供一种多通道的干扰信号采集与处理验证的方法,具有完整的采集、实时存储、回放处理和转储处理功能的同时,还具有准确性强、可靠性高的优点。

【技术实现步骤摘要】

本专利技术涉及。
技术介绍
数据采集技术是计算机智能仪器与外界物理世界联系的桥梁,是获取信息的重要途径。数据采集技术主要指从传感器输出的微弱电信号,经信号调理、模数转换到存储、记录这一过程所涉及的技术。随着计算机和信息技术的飞速发展,信号传输在人们的生产与生活中占据越来越重要的地位,但在信号的传输过程有一个影响传输效果的因素,那就是干扰信号。因此,对干扰信号进行采集与处理就非常重要了。 现在已经出现各类信号采集与处理验证的方法,这些方法对平常的信号采集带来了很大的方便,但这些方法也有一定的局限性。 多通道的干扰信号采集模块最重要的就是要做到同步采集,所以如何减小多通道采集的同步时间就很重要了,这也是现在多通道采集技术面临的一个难点与不足。 存储模块提高存储速度和降低误码率对存储模块的质量有着非常大的影响,对整个方法也有着重大的作用,这也是干扰信号的采集与处理中的一个重要问题。 信号采集与处理验证方法都希望能做到准确性高,可靠性强,使用方便,但目前还几乎没有一个具有完整的采集、实时存储、回放处理和转储处理功能的同时,能做到准确性强、可靠性高的。
技术实现思路
本专利技术的目的在于克服现有技术的不足,提供,具有完整的采集、实时存储、回放处理和转储处理功能的同时,还具有准确性强、可靠性高的优点。 本专利技术的目的是通过以下技术方案来实现的:,它包括以下步骤: 51.采集存储:对干扰信号进行采集,将其转换为数字信号,并进行实时存储;52.数据处理:对得到的数字信号进行处理,包括回放处理子步骤、数据转储子步骤和文件管理子步骤。 所述的步骤S1包括以下子步骤:511.信号获取:阵列天线获取干扰信号的射频信号;512.信号传输:多通道接收机将获取的信号传输给AD采集模块,所述的AD采集模块的米集为多路米集;513.信号转换:AD采集模块同步采集,并保证每一路AD采集使用的采样时钟同源同相,FPGA芯片中利用同步触发输入信号,实现对多路AD采集数据的同步接收,将信号转换为数字信号,并在采集模块中进行通道不一致性校正;514.信号存储:板间高速总线将采集到数字信传输到高速存储模块,高速存储模块对来自AD采集模块的高速数据的实时存储。 所述的步骤S2中的回放处理子步骤包括以下子步骤:5211.光纤通道单元接收到数据回放命令后,通过GTX接口从高速存储模块读取数据,通过PCIe接口将数据存储到主控计算机本地硬盘;5212.主控计算机模块的处理软件完成对回放数据的事后处理。 所述的步骤S2中的数据转储子步骤包括以下子步骤:5221.光纤通道单元接收数据转储命令;5222.通过GTX接口从高速存储模块读取数据,通过光纤将数据传输给数据转储分机的光纤接口卡;5223.光纤接口卡通过光口接收来自采集存储分机的转储数据,并缓存数据转换PCIe接口数据,再将数据通过HBA卡存储到磁盘阵列;5224.转储服务器对磁盘阵列中的数据进行处理和算法验证。 所述的步骤S2中的文件管理子步骤包括文件删除、文件读取和文件格式化。 所述的AD采集模块中多路AD采集器的每一路的AD器件到时钟的PCB走线长度等长。 所述的高速存储模块内含FLASH阵列,所述的FLASH阵列为采用了 BCH纠错编码技术的FLASH阵列,FLASH阵列包括多组FLASH芯片,所述的多组FLASH芯片为流水线处理结构的芯片,所述的FLASH芯片为采用双页编程技术并包括多个分时利用的核的芯片。 本专利技术的有益效果是:(1)AD采集模块采用同一时钟源和同一触发源,时钟信号到各个AD器件的PCB走线长度严格等长,并将同步触发信号和同步时钟信号也送给了FPGA芯片,FPGA芯片对多路AD采集数据的同步接收,保证可以使多通道采样的同步时间<0.1ns,提高了采集的准确性;(2)采用多项高速存储技术,大大提高了存储速度,采用BCH纠错技术,降低了误码率,误码率〈10_12,提高了存储数据的准确性与可靠性;(3)本专利技术具有完整的采集,实时存储,回放处理或转储处理功能,能够完成对干扰信号从采集到处理每一步,使用非常方便。 【附图说明】 图1为专利技术的流程图;图2为一种多通道的干扰信号采集与处理验证系统的原理框图;图3为高速存储模块的原理框图;图4为AD采集模块的原理框图;图5为光纤通道模块的原理框图;图6为光纤接口卡的原理框图。 【具体实施方式】 下面结合附图进一步详细描述本专利技术的技术方案,但本专利技术的保护范围不局限于以下所述。 如图1所示,,它包括以下步骤:S1.采集存储:对干扰信号进行采集,将其转换为数字信号,并进行实时存储; S2.数据处理:对得到的数字信号进行处理,包括回放处理子步骤、数据转储子步骤和文件管理子步骤。 所述的步骤S1包括以下子步骤:511.信号获取:阵列天线取干扰信号的射频信号;512.信号传输:多通道接收机将获取的信号传输给AD采集模块,所述的AD采集模块的米集为多路米集;513.信号转换:AD采集模块同步采集,并保证每一路AD采集使用的采样时钟同源同相,FPGA芯片中利用同步触发输入信号,实现对多路AD采集数据的同步接收,将信号转换为数字信号,并在采集模块中进行通道不一致性校正;514.信号存储:板间高速总线将采集到数字信传输到高速存储模块,高速存储模块对来自AD采集模块的高速数据的实时存储。 所述的步骤S2中的回放处理子步骤包括以下子步骤:5211.光纤通道单元接收到数据回放命令后,通过GTX接口从高速存储模块读取数据,通过PCIe接口将数据存储到主控计算机模块本地硬盘;5212.主控计算机模块的处理软件完成对回放数据的事后处理。 所述的步骤S2中的数据转储子步骤包括以下子步骤:5221.光纤通道单元接收数据转储命令;5222.通过GTX接口从高速存储模块读取数据,通过光纤将数据传输给数据转储分机的光纤接口卡;5223.光纤接口卡通过光口接收来自采集存储分机的转储数据,并缓存数据转换PCIe接口数据,再将数据通过HBA卡存储到磁盘阵列;5224.转储服务器对磁盘阵列中的数据进行处理和算法验证。 所述的步骤S2中的文件管理子步骤采用自定义的文件系统管理存储模块中存储的数据,在用户端看来存储模块存储是一系列可以根据需要进行删除,读取和格式化操作的文件。 所述的AD采集模块中多路AD采集器的每一路的AD器件的PCB到时钟走线长度等长。 所述的高速存储模块内含FLASH阵列,所述的FLASH阵列为采用了 BCH纠错编码技术的FLASH阵列,FLASH阵列包括多组FLASH芯片,所述的多组FLASH芯片为流水线处理结构的芯片,所述的FLASH芯片为采用双页编程技术并包括多个分时利用的核的芯片。 如图2所示,使用本专利技术方法的一种多通道的干扰信号采集与处理验证系统,它包括采集存储分机和数据转储分机;所述的采集存储分机的通信端通过千兆以太网与数据转储分机的通信端双向连接,采集存储分机的数据发送端通过光纤与数据转储分机的数据接收端连接;所述的采集存储分机包括主控计算机模块、多个高速存储模块、AD采集模块和光纤通道单元,所述的AD采集模块的输入端接收输入信号,高速存储模块、AD采集模块和光纤通道本文档来自技高网...

【技术保护点】
一种多通道的干扰信号采集与处理验证的方法,其特征在于:它包括以下步骤:S1.采集存储:对干扰信号进行采集,将其转换为数字信号,并进行实时存储;S2.数据处理:对得到的数字信号进行处理,包括回放处理子步骤、数据转储子步骤和文件管理子步骤。

【技术特征摘要】
1.一种多通道的干扰信号采集与处理验证的方法,其特征在于:它包括以下步骤: 51.采集存储:对干扰信号进行采集,将其转换为数字信号,并进行实时存储; 52.数据处理:对得到的数字信号进行处理,包括回放处理子步骤、数据转储子步骤和文件管理子步骤。2.根据权利要求1所述的一种多通道的干扰信号采集与处理验证的方法,其特征在于:所述的步骤SI包括以下子步骤: 511.信号获取:阵列天线获取干扰信号的射频信号; 512.信号传输:多通道接收机将获取的信号传输给AD采集模块,所述的AD采集模块的米集为多路米集; 513.信号转换:AD采集模块同步采集,并保证每一路AD采集使用的采样时钟同源同相,FPGA芯片中利用同步触发输入信号,实现对多路AD采集数据的同步接收,将信号转换为数字信号,并在采集模块中进行通道不一致性校正; 514.信号存储:通过板间高速总线将采集到数字信传输到高速存储模块,高速存储模块对来自AD采集模块的高速数据的实时存储。3.根据权利要求1所述的一种多通道的干扰信号采集与处理验证的方法,其特征在于:所述的步骤S2中的回放处理子步骤包括以下子步骤: 5211.光纤通道单元接收到数据回放命令后,通过GTX接口从高速存储模块读取数据,通过PCIe接口将数据存储到主控计算机本地硬盘; 5212.主控计算机模...

【专利技术属性】
技术研发人员:龙宁张星星
申请(专利权)人:成都龙腾中远信息技术有限公司
类型:发明
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1