移位寄存器、阵列基板及显示装置制造方法及图纸

技术编号:10933875 阅读:68 留言:0更新日期:2015-01-21 13:58
本发明专利技术提供了一种移位寄存器、阵列基板及显示装置,该移位寄存器包括:触发模块、输出模块、输入端、第一输出端和第二输出端,其中:触发模块用于在时钟信号作用下根据来自输入端的输入信号向第二输出端和输出模块输出与输入信号同相、且比输入信号延迟半个时钟周期的触发信号;输出模块用于在时钟信号作用下在触发信号的触发下向第一输出端输出与输入信号反相、且比输入信号延迟半个时钟周期的输出信号;第一输出端所输出信号的工作电压由直流电源提供。本发明专利技术主要通过将移位寄存器中触发和输出相互分离,并以直流电源作为工作电压,使其不会受到交流脉冲信号波动的影响,从而可以提高输出信号及显示像素的稳定性。

【技术实现步骤摘要】
移位寄存器、阵列基板及显示装置
本专利技术涉及显示领域,具体涉及一种移位寄存器、阵列基板及显示装置。
技术介绍
在数字电路中,移位寄存器(ShiftRegister)是一种在若干相同时间脉冲(时钟信号)下工作的触发器为基础的器件,数据以并行或串行的方式输入到该器件中,然后每个时间脉冲依次向左或右移动一个比特,在输出端进行输出。传统的移位寄存器通常采用触发、输出同时进行的方式,也就是在多个级联的移位寄存器结构中,某一级的输出端输出的信号既作为下一级移位寄存器的输入触发信号,又作为本一级的输出信号。这样的移位寄存器结构简单,适用范围广,已经广泛应用于各类数字集成电路中。但是,此类移位寄存器的输出信号会受时钟信号的交流脉冲信号波动影响,造成输出信号的不稳定、信号质量下降。以具体的实际应用场景为例,当这样的移位寄存器应用于阵列基板的栅线驱动电路时,不稳定的输出信号将会影响到显示像素的稳定性,造成显示效果下降甚至显示故障。
技术实现思路
(一)解决的技术问题针对现有技术的不足,本专利技术提供一种移位寄存器、阵列基板及显示装置,通过将移位寄存器中触发和输出相互分离,并以直流电源作为工作电压,使其不会受到交流脉冲信号波动的影响,从而可以提高输出信号及显示像素的稳定性。(二)技术方案为实现以上目的,本专利技术通过以下技术方案予以实现:一种移位寄存器,该移位寄存器包括触发模块、输出模块、输入端、第一输出端和第二输出端,其中:所述触发模块用于在时钟信号作用下根据来自输入端的输入信号向所述第二输出端和输出模块输出与所述输入信号同相、且比所述输入信号延迟半个时钟周期的触发信号;所述输出模块用于在时钟信号作用下在所述触发信号的触发下向所述第一输出端输出与所述输入信号反相、且比所述输入信号延迟半个时钟周期的输出信号;所述第一输出端所输出信号的工作电压由直流电源提供。优选地,所述触发模块包括六个开关元件和一个电容,其中:第一开关元件的第二端与所述输入端相连,其第一端与第二开关元件的第一端、电容的第一端、以及第六开关元件的控制端相连;所述第二开关元件的第二端与第三开关元件的控制端相连;所述第三开关元件的第一端与第四开关元件的第二端、以及第五开关元件的控制端相连;所述第四开关元件的第一端与其控制端相连;所述第五开关元件的第一端与电容的第二端、以及第六开关元件的第二端相连,并与所述第二输出端和所述输出模块相连。优选地,所述第三开关元件的第二端接高电平的工作电压,所述第四开关元件的控制端和第一端接低电平的工作电压。优选地,所述时钟信号包括第一时钟信号和第二时钟信号,所述第一时钟信号接于所述第一开关元件的控制端,所述第二时钟信号接于所述第二开关元件的控制端和所述第六开关元件的第一端。优选地,所述输出模块包括四个开关元件:第七至第十开关元件,其中:第七开关元件的第一端与所述触发模块相连,其第二端与第八开关元件的控制端相连;所述第八开关元件的第一端与第十开关元件的第一端相连,并与所述第一输出端相连;所述第十开关元件的控制端与第九开关元件的第二端相连;所述第九开关元件的控制端与第一端相连,并与所述第十开关元件的第二端相连。优选地,所述第八开关元件的第二端接高电平的工作电压,所述第九开关元件的控制端和第一端接低电平的工作电压。优选地,所述时钟信号包括第一时钟信号和第二时钟信号,所述第二时钟信号接于所述第七开关元件的控制端。优选地,所述开关元件为P沟道型薄膜晶体管。一种阵列基板,所述阵列基板包括上述任意一种移位寄存器。一种显示装置,所述显示装置包括上述任意一种阵列基板。(三)有益效果本专利技术至少具有如下的有益效果:本专利技术主要通过触发模块和输出模块的分离设计,使移位寄存器具有两级输出结构,而且使用直流电源提供第二级输出(即第一输出端)的工作电压,使其不会受到交流脉冲信号波动的影响。具体应用在阵列基板上时,将第一输出端用于本行的输出,将第二输出端用于下一行和本行输出的触发,以此使触发和输出相互分离,而且由于提供本行栅线信号的第一输出端是使用直流电源提供工作电压的,所以其输出不会受到交流脉冲信号波动的影响,输出信号会更加稳定,从而显示像素也会更加稳定。当然,实施本专利技术的任一产品或方法并不一定需要同时达到以上所述的所有优点。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单的介绍,显而易见地,下面描述中的附图是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是本专利技术一个实施例中移位寄存器的结构示意图;图2是本专利技术一个实施例中移位寄存器的电路结构图;图3是本专利技术一个实施例中移位寄存器的工作时序图。具体实施方式为使本专利技术实施例的目的、技术方案和优点更加清楚,下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。实施例1本专利技术实施例提供了一种移位寄存器,参见图1,该移位寄存器包括触发模块、输出模块、输入端、第一输出端和第二输出端,其中:所述触发模块用于在时钟信号作用下根据来自输入端的输入信号向所述第二输出端和输出模块输出与所述输入信号同相、且比所述输入信号延迟半个时钟周期的触发信号;所述输出模块用于在时钟信号作用下在所述触发信号的触发下向所述第一输出端输出与所述输入信号反相、且比所述输入信号延迟半个时钟周期的输出信号;所述第一输出端所输出信号的工作电压由直流电源提供。从中可以看出,触发模块实际的功能就基本等同于移位寄存器的功能,而输出模块则是在此基础上实现二级输出。连接关系上,触发模块与输入相连,并输出触发信号给第二输出端和输出模块,而输出模块受触发信号的触发,就会向第一输出端输出输出信号。当然,整个过程都是在时钟信号的作用下的,结合移位寄存器自身的功能也可以推出,这里所说的输出触发信号和输出信号实际上指的是按照时钟信号所驱动的时间顺序,将与输入脉冲同样形状的同相或反相输出脉冲输出,两者只是在时钟信号的时间顺序上有所差别,而脉冲的形状是同相或反相的。而且,这里所说的脉冲狭义上来讲只是指单脉冲信号(即低-高-低或高-低-高的单一方波波形),但实际上所有波形都可以由若干个单脉冲信号叠加而成,所以两者并无实质上的区别,广义上而言可以是任意形状的高低电平波形。与有益效果中所述一致,由于本专利技术实施例采用了直流电源来提供第一输出端的工作电压,所以第一输出端所输出的信号并不会受到时钟交流脉冲信号波段的影响,进而其可以保证输出信号的稳定性。在用于显示装置中的栅线驱动电路中时,这一特点可以保证显示像素的稳定性。为了进一步说明本专利技术实施例中优选的实施方式,这里分别展示一种优选的触发模块和一种优选的输出模块。参见图2,所述触发模块包括包括六个开关元件M1至M6和一个电容Cst,其中:第一开关元件M1的第二端与所述输入端STV相连,其第一端与第二开关元件M2的第一端、电容Cst的第一端、以及第六开关元件M6的控制端相连;所述第二开关元件M2的第二端与第三开关元件M3本文档来自技高网...
移位寄存器、阵列基板及显示装置

【技术保护点】
一种移位寄存器,其特征在于,该移位寄存器包括触发模块、输出模块、输入端、第一输出端和第二输出端,其中:所述触发模块用于在时钟信号作用下根据来自输入端的输入信号向所述第二输出端和输出模块输出与所述输入信号同相、且比所述输入信号延迟半个时钟周期的触发信号;所述输出模块用于在时钟信号作用下在所述触发信号的触发下向所述第一输出端输出与所述输入信号反相、且比所述输入信号延迟半个时钟周期的输出信号;所述第一输出端所输出信号的工作电压由直流电源提供。

【技术特征摘要】
1.一种移位寄存器,其特征在于,该移位寄存器包括触发模块、输出模块、输入端、第一输出端和第二输出端,其中:所述触发模块用于在时钟信号作用下根据来自输入端的输入信号向所述第二输出端和输出模块输出与所述输入信号同相、且比所述输入信号延迟半个时钟周期的触发信号;所述输出模块用于在时钟信号作用下在所述触发信号的触发下向所述第一输出端输出与所述输入信号反相、且比所述输入信号延迟半个时钟周期的输出信号;所述第一输出端所输出信号的工作电压由直流电源提供;所述触发模块包括六个开关元件和一个电容,其中:第一开关元件的第二端与所述输入端相连,其第一端与第二开关元件的第一端、电容的第一端、以及第六开关元件的控制端相连;所述第二开关元件的第二端与第三开关元件的控制端相连;所述第三开关元件的第一端与第四开关元件的第二端、以及第五开关元件的控制端相连;所述第四开关元件的第一端与其控制端相连;所述第五开关元件的第一端与电容的第二端、以及第六开关元件的第二端相连,并与所述第二输出端和所述输出模块相连。2.根据权利要求1所述的移位寄存器,其特征在于,所述第三开关元件的第二端接高电平的工作电压,所述第四开关元件的控制端和第一端接低电平的工作电压。3.根据权利要求1所述的移位寄存器,其特征在于,所述时钟信号包括第一时钟信号和第二时钟信号,所述第一时钟信号接于所述第一开关元件的控制端,所述第二时钟信号接于所述第二开关元件的控制...

【专利技术属性】
技术研发人员:马占洁
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1