一种用于流水线模数转换器的输出延时电路制造技术

技术编号:10866759 阅读:79 留言:0更新日期:2015-01-07 07:58
本发明专利技术实施例公开了一种用于流水线模数转换器的输出延时电路,包括时钟产生电路、奇数次延时电路和偶数次延时电路。时钟产生电路产生两相不交叠控制信号控制奇数次延时电路和偶数次延时电路中的相邻基本延时单元电路交替导通,实现对输入数据的延时。本发明专利技术的实施例中的用于流水线模数转换器的输出延时电路结构简单,并且能够大大减小芯片占用面积。

【技术实现步骤摘要】
一种用于流水线模数转换器的输出延时电路
本专利技术涉及流水线模数转换器
,尤其是涉及一种用于流水线模数转换器的输出延时电路。
技术介绍
常见的模数转换器(ADC)包括闪烁型ADC、两步式ADC、流水线ADC、逐次逼近ADC等,且不同结构的ADC具有不同的特点。其中,流水线ADC在面积、功耗、速度和精度方面有着较好的折中,逐渐成为高速高精度ADC的实现方式之一。流水线ADC广泛地应用于数据获取系统(dataacquisitionsystems)、数字通信系统(digitalcommunicationsystems),这些系统都需要模数转换器具有较高的精度和速度。CMOS晶体管的特征尺寸(featuresize)不断缩小,其有效线宽已经从微米量级进入到纳米量级。研究怎样在此基础上进一步减小芯片的面积,增加其集成度,就成为一种可行的方法。由于输出信号不是同时输出的,所以在信号到达数字校正模块之前要将各位进行校准使他们在时间上同步。传统的由D触发器为延时单元电路构成的输出延时电路比较复杂,单个D触发器所包含的管子数目就有几十,占用芯片的面积较大。
技术实现思路
本专利技术的目的之一是提供一种结构简单、能够大大减小芯片的占用面积的用于流水线模数转换器的输出延时电路。本专利技术公开的技术方案包括:提供了一种用于流水线模数转换器的输出延时电路,其特征在于,包括:时钟产生电路10,所述时钟产生电路10产生第一控制信号CK0、第二控制信号CK1、第一控制反相信号CKB0和第二控制反相信号CKB1,其中所述第一控制反相信号CKB0与所述第一控制信号CK0反相,所述第二控制反相信号CKB1与所述第二控制信号CK1反相;奇数次延时电路30,所述奇数次延时电路30对输入数据做奇数次延时,所述奇数次延时电路30包括偶数个基本延时单元电路,所述偶数个基本延时单元电路顺序连接;偶数次延时电路20,所述偶数次延时电路20对输入数据做偶数次延时,所述偶数次延时电路20包括奇数个基本延时单元电路和第一反相器,所述奇数个基本延时单元电路顺序连接,所述第一反相器的输入端连接到所述奇数个基本延时单元电路中的最靠近所述第一反相器的基本延时单元电路的输出端。本专利技术的一个实施例中,每个所述基本延时单元电路包括传输门30和第二反相器31,其中:所述传输门30的输入端连接到所述基本延时单元电路的输入端,所述传输门30的输出端连接到所述第二反相器31的输入端;所述第二反相器31的输出端连接到所述基本延时单元电路的输出端。本专利技术的一个实施例中,在所述偶数次延时电路20和所述奇数次延时电路30中,相邻的两个基本延时单元中的一个基本延时单元的传输门的第一控制端连接到所述第一控制信号CK0、第二控制端连接到所述第一控制反相信号CKB0,而所述相邻的两个基本延时单元中的另一个基本延时单元的传输门的第一控制端连接到所述第二控制信号CK1、第二控制端连接到所述第二控制反相信号CKB1。本专利技术的一个实施例中,所述第一控制信号CK0与所述第二控制信号CK1相互不交叠。本专利技术的实施例中的用于流水线模数转换器的输出延时电路结构简单,并且能够大大减小芯片占用面积。附图说明图1是本专利技术一个实施例的用于流水线模数转换器的输出延时电路的结构示意图。图2是本专利技术一个实施例的基本延时单元电路的结构示意图。图3是本专利技术一个实施例的两个相邻的基本延时单元电路的连接的示意图。图4为本专利技术一个实施例的8位PL_ADC的输出延时电路的奇数次延时电路的结构示意图。图5为本专利技术一个实施例的8位PL_ADC的输出延时电路的时钟产生电路的示意图。图6为本专利技术一个实施例的8位PL_ADC的输出延时电路的偶数次延时电路的结构示意图。图7为图5中的时钟产生电路产生的控制信号的示意图。具体实施方式下面将结合附图详细说明本专利技术的实施例的用于流水线模数转换器的输出延时电路的具体结构。如图1所示,本专利技术的一个实施例中,一种用于流水线模数转换器的输出延时电路包括时钟产生电路10、奇数次延时电路30和偶数次延时电路20。如图1所示,时钟产生电路10产生第一控制信号CK0、第二控制信号CK1、第一控制反相信号CKB0和第二控制反相信号CKB1。这里,第一控制反相信号CKB0与第一控制信号CK0反相,第二控制反相信号CKB1与第二控制信号CK1反相。本专利技术的一个实施例中,这里的第一控制信号CK0与第二控制信号CK1相互不交叠,相应地,第一控制反相信号CKB0与第二控制反相信号CKB)也相互不交叠,即,它们是两相不交叠控制信号。本专利技术的实施例中,奇数次延时电路30对输入数据做奇数次延时。如图1所示,奇数次延时电路30可以包括偶数个基本延时单元电路(例如,图1中的虚线框中的电路),这偶数个基本延时单元电路顺序连接,即一个基本延时单元电路的输入端连接到前一个基本延时单元的输出端、输出端连接到后一个基本延时单元电路的输入端。容易理解,这里,所说的“前”和“后”是相对于该延时电路中信号的传输方向而定义的,位于信号传输方向的“上游”的为前一个基本延时单元电路,类似地,位于信号传输方向的“下游”的为后一个基本延时单元电路。实际上,奇数次延时电路30对输入数据做奇数次延时,因此需要奇数个基本延时单元电路,但是考虑到第0个基本延时单元电路不对输入数据产生延时,因此奇数次延时电路30实际需要偶数个基本延时单元电路。这样,信号的相位不会改变。第0个基本延时单元电路的输入端连接需要延时的数字信号(即输入数据),第1个基本延时单元电路的输入端连接到第0个基本延时单元电路的输出端,依次类推,这样按照要延时的次数依次接入每一个基本延时单元电路,最后一个基本延时单元电路输出最终的信号(即已经被延时了的输出数据)。如图1所示,偶数次延时电路20对输入数据做偶数次延时。偶数次延时电路20包括奇数个基本延时单元电路(例如,图1中的虚线框中的电路)和第一反相器。这奇数个基本延时单元电路顺序连接,即,一个基本延时单元电路的输入端连接到前一个基本延时单元的输出端、输出端连接到后一个基本延时单元电路的输入端。容易理解,这里,所说的“前”和“后”也是相对于该延时电路中信号的传输方向而定义的,位于信号传输方向的“上游”的为前一个基本延时单元电路,类似地,位于信号传输方向的“下游”的为后一个基本延时单元电路。第一反相器的输入端连接到这奇数个基本延时单元电路中最靠近该第一反相器的那个基本延时单元电路的输出端。实际上,偶数次延时电路20做输入数据做偶数次延时,因此需要偶数个基本延时单元电路。考虑到第0个基本延时单元电路不对输入数据产生延时,因此偶数次延时电路20实际需要奇数个基本延时单元电路。此时,信号的相位会改变,为了保持信号相位不变,因此在最后一个基本延时单元电路后再连接一个第一反相器。第0个基本延时单元电路的输入端连接需要延时的数字信号(即输入数据),第1个基本延时单元电路的输入端连接到第0个基本延时单元电路的输出端,依次类推,这样按照要延时的次数依次接入每一个基本延时单元电路,最后一个基本延时单元电路的输出连接到第一反相器的输入端,第一反相器的输出端输出最终的信号(即已经被延时了的输出数据)。如图1和图2所示,本专利技术的一个实施例中,前述的每个基本延时单元电路可以包括传输门本文档来自技高网...
一种用于流水线模数转换器的输出延时电路

【技术保护点】
一种用于流水线模数转换器的输出延时电路,其特征在于,包括:时钟产生电路(10),所述时钟产生电路(10)产生第一控制信号(CK0)、第二控制信号(CK1)、第一控制反相信号(CKB0)和第二控制反相信号(CKB1),其中所述第一控制反相信号(CKB0)与所述第一控制信号(CK0)反相,所述第二控制反相信号(CKB1)与所述第二控制信号(CK1)反相;奇数次延时电路(30),所述奇数次延时电路(30)对输入数据做奇数次延时,所述奇数次延时电路(30)包括偶数个基本延时单元电路,所述偶数个基本延时单元电路顺序连接;偶数次延时电路(20),所述偶数次延时电路(20)对输入数据做偶数次延时,所述偶数次延时电路(20)包括奇数个基本延时单元电路和第一反相器,所述奇数个基本延时单元电路顺序连接,所述第一反相器的输入端连接到所述奇数个基本延时单元电路中的最靠近所述第一反相器的基本延时单元电路的输出端。

【技术特征摘要】
1.一种用于流水线模数转换器的输出延时电路,其特征在于,包括:时钟产生电路(10),所述时钟产生电路(10)产生第一控制信号(CK0)、第二控制信号(CK1)、第一控制反相信号(CKB0)和第二控制反相信号(CKB1),其中所述第一控制反相信号(CKB0)与所述第一控制信号(CK0)反相,所述第二控制反相信号(CKB1)与所述第二控制信号(CK1)反相;奇数次延时电路(30),所述奇数次延时电路(30)对输入数据做奇数次延时,所述奇数次延时电路(30)包括偶数个基本延时单元电路,所述偶数个基本延时单元电路顺序连接;偶数次延时电路(20),所述偶数次延时电路(20)对输入数据做偶数次延时,所述偶数次延时电路(20)包括奇数个基本延时单元电路和第一反相器,所述奇数个基本延时单元电路顺序连接,所述第一反相器的输入端连接到所述奇数个基本延时单元电路中的最靠近所述第一反相器的基本延时单元电路的...

【专利技术属性】
技术研发人员:吕坚阙隆成刘慧芳张壤匀周云
申请(专利权)人:电子科技大学
类型:发明
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1