栅极驱动电路、阵列基板及显示装置制造方法及图纸

技术编号:10717916 阅读:68 留言:0更新日期:2014-12-03 19:39
本实用新型专利技术涉及液晶显示器制造领域,具体提供了一种栅极驱动电路、阵列基板及显示装置。针对现有技术中每帧的TSP信号采集都在固定时刻扫描,从而在人眼看来可能出现暗线的问题,本实用新型专利技术通过在至少两个不同位置设置延时位移模块,并由开关控制模块来控制其是否工作,从而达到错开相邻帧面板暂停工作预定时间的效果。本实用新型专利技术可以将相邻的奇偶帧内触摸屏面板暂停工作预定时间错开,从而解决了人眼看起来有暗线的问题。

【技术实现步骤摘要】
【专利摘要】本技术涉及液晶显示器制造领域,具体提供了一种栅极驱动电路、阵列基板及显示装置。针对现有技术中每帧的TSP信号采集都在固定时刻扫描,从而在人眼看来可能出现暗线的问题,本技术通过在至少两个不同位置设置延时位移模块,并由开关控制模块来控制其是否工作,从而达到错开相邻帧面板暂停工作预定时间的效果。本技术可以将相邻的奇偶帧内触摸屏面板暂停工作预定时间错开,从而解决了人眼看起来有暗线的问题。【专利说明】栅极驱动电路、阵列基板及显示装置
本技术涉及液晶显示器制造领域,具体涉及一种栅极驱动电路、阵列基板及显示装置。
技术介绍
近些年来液晶显示器的发展呈现出了高集成度,低成本的发展趋势。其中一项非常重要的技术就是GOA (Gate Driver on Array,阵列基板行驱动)的技术量产化的实现。利用GOA技术将栅极开关电路集成在液晶显示面板的阵列基板上,从而可以节省栅极驱动集成电路部分,从材料成本和制作工艺两方面降低产品成本。这种利用GOA技术集成在阵列基板上的栅极开关电路也称为GOA栅极驱动电路。 在应用于触摸屏面板(Touch Screen Panel,TSP)中的栅极驱动电路中,为在扫描TSP信号时将停止传递的移位寄存器单元间栅线驱动信号(也称为GATE信号)存储起来,在相邻两级移位寄存器单元间会加入一个延时位移模块,用于将传递到该处的栅线驱动信号暂时存储,并在扫描TSP信号结束后继续向后传递。 但是,由于该栅极驱动电路中延时位移模块的位置是固定的,如图1(b)所示,延时位移模块包括第一移位寄存器DUMMYl和第二移位寄存器DUMMY2,第一移位寄存器DUMMYl和第二移位寄存器DUMMY2的输出端空接,不会输出到栅线,所以在每一帧内栅线驱动信号传递过程中,移位寄存器单元都会在同一个预定时间暂停工作。从而对应于该栅极驱动电路的一行像素,就会周期性地暂停发光。这样一来,就会存在从人眼看起来有暗线的问题,使面板不能正常地显示。
技术实现思路
(一 )解决的技术问题 针对现有技术的不足,本技术提供一种栅极驱动电路、阵列基板及显示装置,可以将相邻帧内触摸屏面板暂停工作的时刻错开,从而解决了人眼看起来有暗线的问题。 ( 二 )技术方案 为实现以上目的,本技术通过以下技术方案予以实现: 一种栅极驱动电路,包括级联的多个移位寄存器单元,其特征在于,所述栅极驱动电路还包括: 至少两个延时位移模块和分别与所述延时位移模块连接的开关控制模块,所述延时位移模块位于相邻的移位寄存器单元之间,且所述延时位移模块之间还有至少一个级联的移位寄存器单兀; 所述开关控制模块用于在相邻帧之间控制不同的两个延时位移模块接入到相邻的移位寄存器单元之间,并在每一帧内使栅线驱动信号的传递跳过其他没有接入的延时位移模块; 所述延时位移模块用于在接入相邻的移位寄存器单元时将与所述延时位移模块连接的时钟信号暂停预定时间,并在所述时钟信号暂停的预定时间内存储来自相邻前一级移位寄存器单元的所述栅线驱动信号,并在时钟信号恢复后将所述栅线驱动信号传递给相邻后一级的移位寄存器单元。 优选地,所述开关控制模块包括对应于每个所述延时位移模块的一组开关元件,每组开关元件用于向与其对应的延时位移模块输出开关控制信号,控制该延时位移模块接入到相邻的移位寄存器单元之间,或者使栅线驱动信号的传递跳过该延时位移模块。 优选地,每组开关元件包括第一开关元件和第二开关元件,在对应的延时位移模块位于第N-1级和第N级移位寄存器单元之间的其中一组开关元件中,第一开关元件、第二开关元件的第一端都与所述第N-1级移位寄存器单元的输出端相连;且第一开关元件的第二端与该延时位移模块的输入端相连;该延时位移模块的输出端与所述第N级移位寄存器单元的输入端相连;第二开关元件的第二端与所述第N级移位寄存器单元的输出端相连;第一开关元件的控制端与第一控制信号线连接,第二开关元件的控制端与第二控制信号线连接。 优选地,所述开关元件为薄膜场效应管。 优选地,所述延时位移模块包括级联的第一移位寄存器单元和第二移位寄存器单元,两个移位寄存器单元级联于第N-1级和第N级移位寄存器单元之间,第一移位寄存器单兀的输入端作为该延时位移模块的输入端,第二移位寄存器单兀的输出端作为该延时位移模块的输出端,第一移位寄存器单元的输入端通过第一开关元件与第N-1级移位寄存器单元的输出端连接,且第一移位寄存器单元的输出端、第二移位寄存器单元的复位端与所述第N级移位寄存器单元的输出端、第N-1级移位寄存器单元的复位端连于一点,所述N为不小于2的整数。 一种阵列基板,其特征在于,该阵列基板包括上述任意一种栅极驱动电路。 一种显示装置,其特征在于,该阵列基板包括上述任意一种阵列基板。 (三)有益效果 本技术至少具有如下的有益效果: 本技术主要通过在至少两个不同位置设置延时位移模块,并由对应的开关控制模块来控制其是否工作,从而达到错开相邻帧面板暂停工作预定时间的效果。 具体来说,每组有两个开关元件的电路下,其中一个处于导通状态时,栅线驱动信号就会直接跳过对应的延时位移模块向后传递;而在另一个开关元件处于导通状态时,栅线驱动信号就会进入延时位移模块,也就代表了其进入正常工作状态。这样一来,只要以控制信号控制每组开关元件的导通与截止,就可以灵活切换其工作状态。在这里,为使相邻帧内延时位移模块的位置错开,就可以在奇数帧时只使其中一个延时位移模块工作,而使栅线驱动信号直接跳过其他延时位移模块;相对应地,在偶数帧时只使另外一个延时位移模块工作,而使栅线驱动信号直接跳过除此延时位移模块之外的其他延时位移模块。这样做就使得相邻的奇偶帧内触摸屏面板暂停工作预定时间错开,从而解决了人眼看起来有暗线的问题。 当然,实施本技术的任一产品并不一定需要同时达到以上所述的所有优点。 【专利附图】【附图说明】 为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。 图1 (a)、图1(b)和图1(c)分别是是现有技术中栅极驱动电路的部分移位寄存器单元级联图; 图2是本技术一个实施例中的栅极驱动电路的电路结构图; 图3(a)是本技术一个实施例中的栅极驱动电路的第一延时位移模块部分的电路结构图; 图3(b)是本技术一个实施例中的栅极驱动电路的第二延时位移模块部分的电路结构图; 图4(a)图4(b)是本技术一个实施例中的优选栅极驱动电路的部分电路图; 图5是本技术一个实施例中的优选栅极驱动电路的工作时序图。 其中: CK、CKB——时钟信号,或移位寄存器单元的时钟信号端; STV—栅线驱动信号,或移位寄存器单元的输入端; Output——移位寄存器单元的输出端; RST——移位寄存器单元的复位端; Gl、G2、…、GN、…、GM、----第一级、第二级、…、第N级、…、第M级、…的移位寄存器单元编本文档来自技高网
...

【技术保护点】
一种栅极驱动电路,包括级联的多个移位寄存器单元,其特征在于,所述栅极驱动电路还包括: 至少两个延时位移模块和分别与所述延时位移模块连接的开关控制模块,所述延时位移模块位于相邻的移位寄存器单元之间,且所述延时位移模块之间还有至少一个级联的移位寄存器单元; 所述开关控制模块用于在相邻帧之间控制不同的两个延时位移模块接入到相邻的移位寄存器单元之间,并在每一帧内使栅线驱动信号的传递跳过其他没有接入的延时位移模块; 所述延时位移模块用于在接入相邻的移位寄存器单元时将与所述延时位移模块连接的时钟信号暂停预定时间,并在所述时钟信号暂停的预定时间内存储来自相邻前一级移位寄存器单元的所述栅线驱动信号,并在时钟信号恢复后将所述栅线驱动信号传递给相邻后一级的移位寄存器单元。

【技术特征摘要】

【专利技术属性】
技术研发人员:季斌
申请(专利权)人:京东方科技集团股份有限公司成都京东方光电科技有限公司
类型:新型
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1