本发明专利技术实施例提供一种移位寄存器单元、栅极驱动电路及显示器件,涉及显示技术领域,避免应当处于高电平状态的上拉控制节点的电位被误拉低。该移位寄存器单元包括输入模块、输出模块、稳压模块以及复位模块。
【技术实现步骤摘要】
一种移位寄存器单元、栅极驱动电路及显示器件
本专利技术涉及显示
,尤其涉及一种移位寄存器单元、栅极驱动电路及显示器件。
技术介绍
液晶显示器(LiquidCrystalDisplay,简称LCD)具有低辐射、体积小及低耗能等优点,被广泛地应用在笔记本电脑、平面电视或移动电话等电子产品中。液晶显示器是由位于水平和垂直两个方向的像素矩阵交错构成,当液晶显示器进行显示时,数据驱动电路可以将输入的显示数据及时钟信号定时顺序锁存,转换成模拟信号后输入到液晶面板的数据线,栅级驱动电路则可以将输入的时钟信号经过移位寄存器转换成控制像素开启/关断的电压,并逐行施加到液晶面板的栅级线上。为了进一步降低液晶显示器产品的生产成本,现有的栅极驱动电路常采用GOA(GateDriveronArray,阵列基板行驱动)设计将TFT(ThinFilmTransistor,薄膜场效应晶体管)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省掉栅极驱动集成电路部分,其不仅可以从材料成本和制作工艺两方面降低产品成本,而且显示面板可以做到两边对称和窄边框的美观设计。这种利用GOA技术集成在阵列基板上的栅极开关电路也称为GOA电路或移位寄存器电路。现有技术中典型的利用GOA技术的移位寄存器的结构如图1所示,移位寄存器在工作时间内,信号输入端Input输入高电平,薄膜晶体管M1导通为PU节点和电容C充电;薄膜晶体管M3导通,时钟信号端CLK输入高电平,电容C的自举(Bootstrapping)作用将PU节点的电位进一步拉高,Output输出高电平;信号端Reset输入高电平,此时薄膜晶体管M2和M4导通,对PU节点和Output进行放电。在此之后直到下一次Input为高电平之前,移位寄存器处于非工作时间。然而现有技术中,由于阵列基板制作工艺中的缺陷会导致阵列基板上的薄膜晶体管(ThinFilmTransistor,TFT)出现漏电流(Ioff)或者阈值电压漂移(Vthshift)的不良现象产生。这样一来,当PU节点在正常充电及电位拉升的过程中,会因为TFT的漏电流及阈值电压漂移而对PU点的电位进行下拉,甚至使得PU点的电位下拉至低于Output的电位。因此,使得Output无法正常输出,从而降低了GOA电路的稳定性和信赖性。
技术实现思路
本专利技术的实施例提供一种移位寄存器单元、栅极驱动电路及显示器件,避免应当处于高电平状态的上拉控制节点的电位被误拉低。为达到上述目的,本专利技术的实施例采用如下技术方案:本专利技术实施例的一方面,提供一种移位寄存器单元,包括:输入模块、输出模块、稳压模块以及复位模块;所述输入模块,分别连接第一信号输入端和上拉控制节点,用于根据所述第一信号输入端输入的信号控制所述上拉控制节点的电位;所述输出模块,连接第一时钟信号端、所述上拉控制节点和本级信号输出端,用于在所述上拉控制节点电位的控制下使得所述本级信号输出端输出所述第一时钟信号端的信号;所述稳压模块,分别连接所述上拉控制节点和所述输出模块,用于根据所述输出模块的输出结果对所述上拉控制节点进行充电;所述复位模块,连接第二信号输入端、所述复位电压端、所述上拉控制节点、以及所述本级信号输出端,用于通过所述第二信号输入端输入的信号,对所述上拉控制节点以及所述本级信号输出端的电位进行复位。本专利技术实施例的另一方面,提供一种栅极驱动电路,包括多级上所述的任意一种移位寄存器单元;除第一级移位寄存器单元外,其余每个移位寄存器单元的信号输入端连接于其相邻的上一级移位寄存器单元的本级信号输出端;除最后一级移位寄存器单元外,其余每个移位寄存器单元的第二信号输入端与其相邻的下一级移位寄存器单元的本级信号输出端相连接。本专利技术实施例的又一方面,提供一种显示器件,包括如上所述的栅极驱动电路。本专利技术实施例提供一种移位寄存器单元、栅极驱动电路及显示器件。该移位寄存器单元包括输入模块、输出模块、稳压模块以及复位模块,通过与输出模块相连接的稳压模块,可以对上拉控制节点进行充电,避免由于TFT的漏电流或阈值电压漂移而将应当处于高电位状态的上拉控制节点的电位下拉,确保本级信号输出端能够正常输出。从而提升了GOA电路的稳定性和信赖性。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为现有技术提供的一种移位寄存器单元的结构示意图;图2为本专利技术实施例提供的一种移位寄存器单元的结构示意图;图3为本专利技术实施例提供的另一种移位寄存器单元的结构示意图;图4为本专利技术实施例提供的又一种移位寄存器单元的结构示意图;图5a为本专利技术实施例提供的一种移位寄存器单元的工作时序图;图5b为本专利技术实施例提供的一种移位寄存器单元中上拉控制节点的输出曲线对比图;图6、图7、图8为本专利技术实施例提供的一种移位寄存器单元的工作状态示意图;图9为专利技术实施例提供的一种栅极驱动电路的结构示意图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。本专利技术实施例提供一种移位寄存器单元,如图2所示,可以包括:输入模块10、输出模块20、稳压模块30以及复位模块40。其中,输入模块10,分别连接第一信号输入端Input和上拉控制节点PU,用于根据第一信号输入端Input输入的信号控制上拉控制节点PU的电位。输出模块20,连接第一时钟信号端CLK、上拉控制节点PU和本级信号输出端Output,用于在上拉控制节点PU电位的控制下使得本级信号输出端Output输出第一时钟信号端CLK的信号。稳压模块30,分别连接上拉控制节点PU和输出模块20,用于根据输出模块20的输出结果对上拉控制节点PU进行充电。复位模块40,连接第二信号输入端Reset、复位电压端V、上拉控制节点PU、以及本级信号输出端Output,用于通过第二信号输入端Reset输入的信号,对上拉控制节点PU以及本级信号输出端Output的电位进行复位,具体的可以复位至复位电压端V的电压。需要说明的是,复位电压端V可以为接地端,或复位电压端V输入低电平VSS。在本专利技术实施例中,均是以复位电压端V输入低电平VSS为例进行的说明。本专利技术实施例提供一种移位寄存器单元、栅极驱动电路及显示器件。该移位寄存器单元包括输入模块、输出模块、稳压模块以及复位模块,通过与输出模块相连接的稳压模块,可以对上拉控制节点进行充电,避免由于TFT的漏电流或阈值电压漂移而将应当处于高电位状态的上拉控制节点的电位下拉,确保本级信号输出端能够正常输出,从而提升了GOA电路的稳定性和信赖性。进一步地,如图4所示,输入模块10可以包括:第一晶体管T1,其第一极和栅极连接第一信号输入端Input,第二极与上拉控制节点PU相连接。这样一来,通过第一晶体管T1,可以根据第一信号输入端Input本文档来自技高网...

【技术保护点】
一种移位寄存器单元,其特征在于,包括:输入模块、输出模块、稳压模块以及复位模块;所述输入模块,分别连接第一信号输入端和上拉控制节点,用于根据所述第一信号输入端输入的信号控制所述上拉控制节点的电位;所述输出模块,连接第一时钟信号端、所述上拉控制节点和本级信号输出端,用于在所述上拉控制节点电位的控制下使得所述本级信号输出端输出所述第一时钟信号端的信号;所述稳压模块,分别连接所述上拉控制节点和所述输出模块,用于根据所述输出模块的输出结果对所述上拉控制节点进行充电;所述复位模块,连接第二信号输入端、所述复位电压端、所述上拉控制节点、以及所述本级信号输出端,用于通过所述第二信号输入端输入的信号,对所述上拉控制节点以及所述本级信号输出端的电位进行复位。
【技术特征摘要】
1.一种移位寄存器单元,其特征在于,包括:输入模块、输出模块、稳压模块以及复位模块;所述输入模块,分别连接第一信号输入端和上拉控制节点,用于根据所述第一信号输入端输入的信号控制所述上拉控制节点的电位;所述输出模块,连接第一时钟信号端、所述上拉控制节点和本级信号输出端,用于在所述上拉控制节点电位的控制下使得所述本级信号输出端输出所述第一时钟信号端的信号;所述稳压模块,分别连接所述上拉控制节点和所述输出模块,用于根据所述输出模块的输出结果对所述上拉控制节点进行充电;所述复位模块,连接第二信号输入端、复位电压端、所述上拉控制节点以及所述本级信号输出端,用于通过所述第二信号输入端输入的信号,对所述上拉控制节点以及所述本级信号输出端的电位进行复位;稳压模块包括第三晶体管,其第一极和栅极连接所述本级信号输出端,第二极连接所述上拉控制节点。2.根据权利要求1所述的移位寄存器单元,其特征在于,所述输入模块包括:第一晶体管,其第一极和栅极连接所述第一信号输入端,第二极与所述上拉控制节点相连接。3.根据权利要求2所述的移位寄存器单元,其特征在于,所述输出模块包括:第二晶体管,其第一极连接所述第一时钟信号端,栅极连接所述上拉控制节点,第二极与所述本级信号输出端相连接;电容,其一端连接所述上拉控制节点,另一端与所述本级信号输出端相连接。4.根据权利要求1所述的移位寄存器单元,其特征在于,所述复位模块包括:第四晶体管,其栅极连接所述第二信号输入端,第一极连接所述上拉控制节点,第二极与所述复位电压端相连接;第五晶体管,其栅极连接...
【专利技术属性】
技术研发人员:陈希,薛海林,
申请(专利权)人:京东方科技集团股份有限公司,北京京东方光电科技有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。