存储器控制电路制造技术

技术编号:10532003 阅读:112 留言:0更新日期:2014-10-15 12:25
通过对非易失性存储器适当地执行功率控制可比过去降低更多的存储器功率消耗。存储器控制电路设置有让CPU为了由CPU执行的程序的每个任务单独地执行包含于非易失性存储器内的多个存储体的操作模式(断电、待机和通电)的初始设定的第一寄存器分组,以及用于根据用于指令取出的访问地址以及所取出指令的类型来确定发生由CPU对其进行的访问的存储体的访问确定单元。存储器控制电路根据第一寄存器分组的设定值以及访问确定单元的确定结果来切换每个存储体的操作模式。

【技术实现步骤摘要】
【专利摘要】通过对非易失性存储器适当地执行功率控制可比过去降低更多的存储器功率消耗。存储器控制电路设置有让CPU为了由CPU执行的程序的每个任务单独地执行包含于非易失性存储器内的多个存储体的操作模式(断电、待机和通电)的初始设定的第一寄存器分组,以及用于根据用于指令取出的访问地址以及所取出指令的类型来确定发生由CPU对其进行的访问的存储体的访问确定单元。存储器控制电路根据第一寄存器分组的设定值以及访问确定单元的确定结果来切换每个存储体的操作模式。【专利说明】存储器控制电路 相关申请的交叉引用 在2013年4月2日提交的日本专利申请No. 2013-076689的公开内容,包括说明 书、附图和摘要,通过引用方式全文并入本文。
本专利技术涉及存储器控制电路,并且被适当地用来控制例如配置有多个存储体的非 易失性存储器。
技术介绍
在相关
的用于给所有存储器供电的存储器控制电路中,问题在于存储器 的功率消耗会变大,因为功率被均等地供应给甚至是没有被访问的存储器。为了处理这样 的问题,人们开发出了其中存储器被划分成存储体(bank)的存储器控制电路,并且该本文档来自技高网...
存储器控制电路

【技术保护点】
一种存储器控制电路,用于控制被划分成多个存储体的非易失性存储器,其中作为操作模式,所述存储体中的每个都具有其中允许由中央处理单元CPU进行的访问的正常模式、其中功率消耗小于所述正常模式的待机模式,以及其中电源被关闭的关闭模式,并且其中所述存储器控制电路包括:第一寄存器分组,可操作用于存储由所述CPU为了所述CPU所执行的程序的每个任务而单独执行所述存储体的所述操作模式的初始设定的多个第一控制值;访问确定单元,可操作用于根据用于指令取出的访问地址以及所取出指令的类型来确定是否发生由所述CPU对每个所述存储体的访问;以及模式控制器,可操作用于根据所述第一控制值以及所述访问确定单元的确定结果来切换每...

【技术特征摘要】
...

【专利技术属性】
技术研发人员:关诚司林越正纪中木村清
申请(专利权)人:瑞萨电子株式会社
类型:发明
国别省市:日本;JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1