卓联半导体股份有限公司专利技术

卓联半导体股份有限公司共有16项专利

  • 一种通过信息包网络来恢复业务时钟以提供即时业务的方法采用了两层结构,其中稳定振荡器位于传输和接收节点处。ACR用于在一长定时段内调节本机振荡器。SRTS用于传输业务时钟,只是定时标志信息是基于位于传输和接收节点处的本机振荡器而不是基于公...
  • 一种用于在接收不同数据速率的数据流的数字开关处动态计算存储地址的虚拟计数器。开关具有可分为多个分区的存储器,每一分区可分为多个单元。在开关处的速率转换结构中对每一数据流均实施一虚拟计数器,以最优化开关存储的使用。输入虚拟计数器用于计算数...
  • 本发明提供了以不同数据速率交换数据的方法和TDM数字交换机。具有数据速率小于交换机最大数据速率的输入流进行分组,并且进行多路复用以形成以最大数据速率承载数据的复用流。交换状态机交换来自每个输入流的数据,以形成包括复用输出流的成组输出流,...
  • 本发明涉及一种用于处理不稳定信号的仿射投影算法或者类似算法,所述仿射投影算法建立逆矩阵,并且包括在逆矩阵中避免数值不稳定性的因子γ,所述因子γ根据信号的特征自适应地调整。
  • 一种用于测量时钟信号精确度的电路,包括具有:第一数字锁相环,接收输入信号和提供输出信号;和第二数字锁相环,在它的输入端处接收来自第一锁相环中的输出信号。一个或多个测量端子被内部地连接到锁相环之一以便提供测量信号。
  • 本发明公开了一种在分组网络中恢复定时信息的方法,其中调制方案用来传送在网络的发送机与接收机之间用于时钟恢复所需的附加信息。
  • 本发明涉及一种具有快速锁定能力的数字锁相环,所述数字锁相环包括:数字控制振荡器,用于产生锁定到输入基准时钟上的输出时钟相位;相位检测器,用于测量所述输入基准时钟与反馈时钟的相位差;环路滤波器,用于产生所述数字控制振荡器的控制信号,所述环...
  • 本发明公开了在交换环境中访问DDR  SDRAM内存存储器的两芯片/单管芯交换体系结构和方法。两芯片/单管芯交换体系结构包括单管芯上的内部内存存储器模块,到双数据速率同步动态随机存取存储器(DDR  SDRAM)的外部内存存储器接口,外...
  • 本发明提供一种实现快速端到端恢复的基于硬件的失效转移方案。硬件逻辑周期地产生,发送,接收和处理心跳包,这些包从通信网络的一端发送到另一端,然后再返回。如果沿着传输路径正遭受着通信网络节点或通信链路的失败,则硬件逻辑通常在几微秒内把传输的...
  • 本发明涉及一种帧边界辨别器,所述帧边界辨别器具有:接收高速主时钟信号的第一输入,该主时钟信号具有一帧内的多个主时钟脉冲;和接收处于抖动的同步输入帧脉冲的第二输入,受所述高速主时钟信号控制的输出帧脉冲生成器生成输出帧脉冲,控制电路将所述同...
  • 本发明公开了在具有独特粒度的基本时间网格的分组网络上恢复相互连接的分别具有主时钟和从时钟的主节点和从节点之间的定时信息的方法。串行定时分组在所述主节点和从节点之间被交换,以测量相对于主时钟和从时钟的时钟的时间网格的时间偏差。然后,这个偏...
  • 一种在相位或频率跃变之后受影响而迅速地使锁相环趋于稳定的方法,所述的锁相环具有一个相位检测器、一个控制振荡器、和一个用所述的相位检波器的输出调整输出频率的积分器,确定所述的控制振荡器的设定频率,所述的方法包括步骤: 在相位或频率跃...
  • 用在模拟锁相环路中的重复采样滤波器具有电荷泵,以及由在锁相环中压控振荡器导出的信号开关的一个或多个开关电容器。
  • 一种用于自适应多信道滤波系统的FIR滤波器,所述FIR滤波器包括:    存储数据的第一存储器;和    存储滤波器系数的第二存储器,所述第二存储器只存储非零值系数,或高于预定振幅阈值的系数,从而显著地减少被处理的系数的总数量。
  • 一种自动增益控制单元,控制赋给输入信号的增益,该输入信号是由处于环境噪声条件下的传声器产生的。自动增益控制电路持续的监控所述输入信号的信号电平。第一增益控制电路在输入信号超出第一预定电平的时候,以第一增量大小减小赋给所述输入信号的增益。...
  • 一个供数字信号处理中使用的抽取器具有一个输入线和一个第一寄存器,输入线用于接收一个以第一采样率的输入样值序列,第一寄存器用于积累输入样值,以便在该序列中的阶是一个预先确定的大于一的数的乘幂。一个控制单元用于从第一寄存器以第二采样率输出样...
1