英特尔公司专利技术

英特尔公司共有18493项专利

  • 一种分布式数据存储系统,包括:    多个物理存储卷,用于存储多个可由一单文件系统访问的数据的文件;    网络;    多个存储节点,其与所述网络耦合,所述存储节点的每一个都具有对存储在所述物理存储卷上的所述文件中的每一个的访问,并且...
  • 在具有从前侧总线的数据总线部分接收数据的数据读出放大器的处理器中,一种方法包括如下步骤:    响应于地址选通的声明来启动所述数据读出放大器;并且    至少响应于队列为空来禁止所述数据读出放大器,所述队列用于记录还有待于在所述前侧总线...
  • 使用多线程传输的指令解码器计时、清除和延迟多线程机器中解码流水线的指令,可以获得最佳的性能和最小的功耗。一个映像流水线映像保持线程标识的指令解码流水线和指令解码器每个流水线阶段有效指令比特。线程标识和有效的比特用于控制对指令解码器中每个...
  • 在本发明的一个实施例中,一种方法包括生成第一排序向量,该向量与一个操作排序队列中的一个第一输入相对应,而该输入与第一存储器操作相对应,以及避免在完成第一存储器操作之前完成随后的存储器操作。在这种方法中,该操作排序队列,可以是例如一个装入...
  • 一种方法和装置,用于检测和过滤出预取输入队列中的冗余超高速缓冲存储器线地址,并且用于根据关于该高速缓存-存储器控制器总线的该队列中的该检测器条目数量来动态地调整该检测器窗口尺寸。检测器对应于可以表示各级高速缓冲存储器中的高速缓存不命中的...
  • 一种方法,其包括:    在具有多个高速缓冲存储器的系统当中的一个或多个高速缓冲存储器中存储数据块;    将单个高速缓存的数据块的副本指定为将用于对数据块的副本的广播请求作出响应的副本;以及    通过给数据块的副本提供存储所指定的数...
  • 一种处理器,其包括:    在FRC模式下工作的第一和第二执行核心;    用于处理来自第一和第二执行核心中的至少一个的事务的资源;和    接口控制单元,用于调节第一和第二执行核心对资源的存取,所述接口控制单元包括FRC检验单元,用于...
  • 一种高速缓存机器代码的方法,其特征在于,包括:    接收即时编译器中的中间语言代码;    即时编译中间语言代码以生成机器代码;    将机器代码存储到运行时间环境中的非永久高速缓存中;及    将机器代码存储到与运行时间环境耦接的永...
  • emod运算是对传统的模数运算而言是一种计算上的替代,这是一种减少了计算花销,但也降低了精度的运算。可以对某个基数n定义一种模数运算,此时,emod运算使用“假想模数”来确定操作数的模数,所述假想模数是n的整数倍。选择假想模数,使得em...
  • 处理器包括特征控制单元,该单元响应于用户可选择的设置,逐个地使能或禁用一个或多个处理器特征。该特征控制单元被调适为:如果用户设置还未根据输入来更新,那么无论用户设置在更新前的值是多少,都禁用所述处理器特征,并且在用户设置已被更新后,根据...
  • 一种总线接口,其特征在于,包括:    总线存取队列,它将存储器存取请求排队;    总线调度器,它将存储器存取请求调入所述总线存取队列;以及    页面命中预测器,它将页面命中预测数据提供给所述总线调度器,包括ij计数器的矩阵,其中i...
  • 一种使浏览装置代表其他方进行浏览的方法,其特征在于,包括:    将内容请求发送给内容服务器,其中内容请求包括目标装置简介和浏览器简介;    从内容服务器接收响应,其中该响应用于介绍而基于浏览器简介被格式化;    使用户能为目标装置...
  • 描述一种用于对芯片多处理器的共享高速缓存器分区的方法和设备。在一个实施例中,该方法包括如果依照从处理器接收的请求检测到共享高速缓存器内高速缓存器未命中,则从系统存储器请求高速缓存器块。一旦请求高速缓存器块,就依照处理器标识符和接收请求的...
  • 本发明涉及具有限制性存储器模型的微处理器系统中的多存储缓冲器转发的应用。根据本发明的实施例,系统和方法允许被两个或更多存储操作覆盖的加载操作通过存储缓冲器转发以保留限制性存储器模型的副作用的方式接收数据,从而提高处理器的性能而不背离限制...
  • 本发明公开了一种包括第一处理器和第二处理器的设备。许多存储器设备被连接到第一处理器和第二处理器。寄存器缓冲器被连接到第一处理器和第二处理器。跟踪缓冲器被连接到第一处理器和第二处理器。许多存储器指令缓冲器被连接到第一处理器和第二处理器。第...
  • 一种方法,其特征在于,包括:    从第一部件接收第一功率状态信息和从第二部件接收第二功率状态信息;    从所述第一部件接收第一任务优先级信息和从所述第二部件接收第二任务优先级;    从第一装置接收中断请求,用于进行服务;    为...
  • 本发明公开了一种包括存储器控制器的设备。存储器控制器被连接到读请求队列。命令队列被耦合到存储器控制器。存储器页表被连接到存储器控制器。存储器页表具有许多页表条目。存储器页历史表被连接到存储器控制器。存储器历史表具有许多页历史表条目。预先...
  • 本发明的实施方案提供以有效方式进行数据传送的实施方式。48位LBA机制需要在主信道或次信道上的两组向IDE寄存器的I/O写入。通过根据数据将状态寄存器适当地设置到第一或第二状态来执行所述两组向主信道或次信道寄存器的I/O写入。本发明的实...
  • 本发明公开了一种包括组件,故障信息表,以及诊断处理器的系统,故障信息表配置成接收与该组件相关的故障信息,诊断处理器配置成从该故障信息表读取该故障信息并初始化作为该故障信息的函数的纠正动作。本发明还公开了用于处理系统中的故障的方法。
  • 公开了在多处理器系统中用于调度中断请求的方法和设备。在一个示例方法中,基于与多个处理器相关联的中断调度信息而生成多个处理器中每一个的中断加权平均值(IWA)。基于多个处理器中每一个的IWA,而从多个处理器中识别出目标处理器来调度中断。