芯行纪科技有限公司专利技术

芯行纪科技有限公司共有23项专利

  • 本申请提供的一种电路图生成方法、计算机设备及存储介质,该方法,包括:读取初始布局规划数据;根据初始布局规划数据确定至少一条包含至少一个模块的模块序列,生成与任一模块对应的覆盖框,根据覆盖框确定至少一条模块序列的占用范围;根据占用范围对模...
  • 本申请提供的一种芯片设计的布局规划方法及相关设备。该方法,包括:读取所述芯片设计的初始布局规划数据,根据所述初始布局规划数据生成包含多个功能单元和走线网络的布局有向图;针对所述多个功能单元中的任一硬核,根据所述布局有向图,确定所述硬核的...
  • 本申请提供一种在
  • 本申请提供一种用于程序语言转换的方法
  • 本申请提供的一种芯片设计的全局布线拥塞图确定方法及相关设备,该方法包括:根据经过全局网格划分的芯片设计版图确定全局网格划分结果;根据全局网格划分结果,确定目标绕线层对应的绕线信息以及目标绕线层中目标网格的绕线资源信息;根据绕线信息以及绕...
  • 本申请提供的一种芯片设计的布线规划方法及相关设备,该方法包括:获取芯片设计版图;确定所述芯片设计版图中任一层绕线层的全部绕线轨道,为每条所述绕线轨道进行第一值的赋值;根据所述芯片设计版图,确定所述任一层绕线层中的至少一个绕线障碍物在所述...
  • 本申请提供一种用于优化数字逻辑电路的方法、计算机设备及存储介质,通过将数字逻辑电路转换为布尔逻辑网络,并将布尔逻辑网络转换为约束冲突图,基于该约束冲突图得到用于优化数字逻辑电路的第一独立集,以达到在全局层面下高效求解约束下的资源优化的目...
  • 本申请提供一种数字逻辑电路的分析优化方法及相关设备。该方法,包括:获取待分析优化的数据逻辑电路;将所述数据逻辑电路转换为布尔逻辑网络;从所述布尔逻辑网络中确定目标节点;以所述目标节点为根节点,生成所述根节点对应的目标归约有序二分决策图R...
  • 本申请提供的一种芯片布局优化方法及相关设备。该方法,包括:获取芯片网表,根据所述芯片网表构建图结构网络,确定所述图结构网络中每条边的权重信息;根据所述权重信息对所述图结构网络中的每个节点进行至少一次采样,根据采样结果确定所述每个节点与其...
  • 本申请提供一种芯片设计的交互布局规划方法及相关设备。该方法,包括:读取所述芯片设计的初始布局规划数据并显示在主页面中;确定所述初始布局规划数据中的待处理的硬核组,所述硬核组包括多个硬核;按照自动规整对齐算法,在约束模板中对所述待处理的硬...
  • 本申请提供一种芯片设计的交互布局规划方法及相关设备。该方法,包括:读取所述芯片设计的初始布局规划数据并显示在主页面中;确定所述初始布局规划数据中的待处理的硬核组,所述硬核组包括多个硬核;按照自动规整对齐算法,在约束模板中对所述待处理的硬...
  • 本申请提供一种芯片设计的设计规则检查方法及相关设备。该方法,包括:获取芯片设计版图;确定所述芯片设计版图的至少一个检查对象,根据预设的规则表确定所述检查对象的检查规则,其中所述检查规则包括至少一条检查细则;确定所述检查规则需要的数据项,...
  • 本申请提供一种对逻辑网络进行逻辑重写方法及相关设备。该方法,包括:确定所述逻辑网络对应的目标网络和模板网络;针对所述目标网络中的第一目标节点,构建所述第一目标节点的分割集;利用所述分割集与所述模板网络进行匹配,得到所述分割集对应的第一匹...
  • 本申请提供一种对数字逻辑电路进行优化的方法及相关设备,该方法包括:将所述数字逻辑电路转换为布尔逻辑网络;求解所述布尔逻辑网络的分割集;基于所述分割集对所述数字逻辑电路进行优化;其中,所述求解所述布尔逻辑网络的分割集,包括:求解得到所述布...
  • 本申请提供一种形成物理版图的模块边界的方法及相关设备。该方法,包括:将物理版图的布局区域划分为多个栅格;确定物理版图对应的芯片设计的多个模块所包含的多个标准单元,多个模块包括目标模块;根据多个标准单元在物理版图上的位置,将多个标准单元插...
  • 本申请提供一种芯片设计的布局规划方法及相关设备。该方法,包括:读取所述芯片设计的初始布局规划数据;确定所述初始布局规划数据中的待处理的一组硬核;根据所述一组硬核的硬核尺寸,确定单元格尺寸;确定约束模板的行列数;根据所述行列数和所述单元格...
  • 本申请提供一种显示芯片设计的数据流的方法及相关设备。该方法,包括:从所述芯片设计的多个模块中筛选得到多个目标模块;根据所述多个目标模块,追踪所述芯片设计中的连接关系;根据所述连接关系,生成所述芯片设计的数据流;根据所述芯片设计的数据流,...
  • 本申请涉及一种数字电路负载分割处理方法方法、装置、计算机设备、存储介质和计算机程序产品。所述方法包括:获取数字电路中驱动单元与负载单元的物理位置关系、所述驱动单元与所述负载单元之间的绕线连接关系;在交互界面上图形化展示所述物理位置关系和...
  • 本申请提供一种在EDA软件界面中管理窗口的方法及相关设备,其中,所述界面包括展示区域,所述展示区域划定有至少一个热区,且所述展示区域中包括第一窗口和被所述第一窗口覆盖的第二窗口,所述方法包括:响应于针对所述第一窗口或所述第二窗口的拖拽操...
  • 本申请提供一种组合逻辑单元的形式化识别方法及相关设备。该方法,包括:接收输入数据;分析所述输入数据中的输出引脚数量;响应于确定所述输出引脚数量为1,分析所述输入数据中的输入引脚数量;响应于确定所述输入引脚数量不为1,基于输入引脚进行对称...