先进显微设备股份有限公司专利技术

先进显微设备股份有限公司共有12项专利

  • 一种可以完全由交流电网电力线供电和仅仅部分由电话线供电的无绳电话包括:产生双音的结构,由此双音产生双音多频音的结构,在交流电网电力中断只有通过电话线提供的电力时向每个上述结构提供电力的结构。
  • 一种可以与内含微控制器的集成电路相结合的键盘扫描器机构,包括具有多于一个的按键的键盘,该键盘扫描器机构具有一种活动检测模式和一种标准模式。在活动检测模式中,键盘扫描器唤醒集成电路并触发标准模式。在标准模式中,键盘扫描器机构识别并向微控制...
  • 一种特别适用于无绳电话的母机和送受话器的集成电路,它将无绳电话的语音、控制通道,调制解调器的微控制器部分;以及人-机接口功能集成在一起。该集成电路包括下列许多方面的一个或多个,这些方面包括:一在线仿真机构,一简化的键板报告装置,先进的噪...
  • 一种用于启动和停止内部时钟的串行通讯口结构,该内部时钟设计成在运行时产生发送至系统以外的设备的时钟输出信号,该设备与串行通讯口配合工作;通过把时钟输出信号与预定长度的数据输出信号相“与”,该串行通讯口能有效地控制由外部设备所感知的信号通...
  • 一种平均脉冲串内的脉冲的装置,其脉冲可至少被分成两种类型,该装置包括将脉冲分离成脉冲组的结构、计算发生在脉冲组内的特定种类的脉冲的数目的结构以及当一预定的特定种类的脉冲数出现在脉冲组内时产生一输出信号的结构。
  • 本发明揭示了一种对采用带有调制器和集成电路系统进行整体测试的系统。所述测试系统包括使调制器连续发送数据的结构和使连续发送的数据呈现极度频率偏移的结构。上述两种结构均可以是一个单寄存器。所述寄存器可包括一组可被置位用来选择一种连续或交替方...
  • 本发明涉及一种弱上拉禁止方法和与合并入集成电路内的微控制器连用的弱上拉禁止机构。弱上拉禁止机构合并入包含微控制器的集成电路内。该机构禁止微控制器I/O缓冲器的弱上拉。弱上拉用于把相关联端口的电压拉高。通过这样禁止弱上拉,取消了在输入模式...
  • 一种电路内仿真能力模式,合并入集成电路内。电路内仿真能力模式禁止集成电路的微控制器,以便使用外部电路内仿真设备测试和调试集成电路而不必用电路内仿真硬件有形地代替微控制器。电路内仿真能力模式适用于任何集成电路,但发现合并有电路内仿真能力模...
  • 其处理器对外部存储器存取数据和/或指令的这类处理系统,包括提供独立于单位时间内外部存储器存取次数的外部存储器使能时间的改进的外部存储器存取控制系统,以降低处理系统的功率消耗。该控制系统包括在确定外部存储器存取速率的至少两种速度中提供其中...
  • 一种在某一硬件条件下,即使中断已由软件屏蔽,仍允许一个中断的装置,它包括用以表示一个软件条件的结构,用以表示一个硬件条件的结构,以及响应于上述两种结构,用以响应于一个中断请求信号的提出而产生一个中断的结构。
  • 一种I/O口中断装置,包括一与口相连接用于报告口中产生的中断源的源寄存器,一个与源寄存器相连接的中断屏蔽寄存器,它可用来配置I/O口以产生中断,以及一个与源寄存器的输出相连接的用来延迟I/O端口中所产生的中断的中断控制器。
  • 一种时钟发生器和中断旁路电路,用于减少应用它的电子系统的功耗。时钟发生器提供模块时钟信号用作同一电子系统内诸模块的时序信号,在运行方式下能产生这些模块时钟信号,而在备用方式下不产生这些信号。时钟发生器还能提供从请求进入停机方式到实际进入...
1