华为技术有限公司专利技术

华为技术有限公司共有129600项专利

  • 本发明实施例公开了一种空频编码的构造方法,包括以下步骤:生成空时块编码矩阵;将所述空时块编码矩阵重复Γ次得到重复矩阵,其中Γ为频率分集阶数;将所述重复矩阵级联得到空频码字。本发明实施例还公开了一种空频编码的构造方法,包括以下步骤:将数据...
  • 本发明涉及一种背景噪声激励信号的生成方法及装置,所述方法包括:利用语音编解码阶段的编码参数及激励信号的过渡长度生成准激励信号;将所述准激励信号与背景噪声编码帧的随机激励信号进行加权和,得到过渡阶段背景噪声的激励信号。另外,所述装置包括:...
  • 本发明公开了一种矢量量化方法,由基础码本矢量与其子矢量的调整矢量组合成的联合码本矢量对待量化矢量进行量化。本发明还提供相应的矢量量化器。由于采用调整矢量对基础码本矢量进行调整,有效扩大了基础码本矢量的动态范围,减小了失真度,使得进行单级...
  • 本发明公开了一种DEM算法的量化器电路,包括:AD量化器、动态元素匹配部分、与所述动态元素匹配部分对应的DA量化器,还包括比较器和控制器,其中:所述比较器,用于判别所述AD量化器的输出值K与2↑[N]/n的大小关系,并通知所述控制器,其...
  • 本发明实施例公开了一种调制器电路及实现方法,所述调制器电路具体包括多级调制器,所述多级调制器中的第一级调制器电路,使用连续时间结构;所述多级调制器中的后级调制器电路,使用开关电容结构。本发明的实施例中,采用部分CT环路滤波器的调制技术,...
  • 本发明的实施例公开了一种咬尾卷积码的译码方法和装置。该方法包括:对同一个传输块重复多次后首尾相连得到的序列进行维特比译码,所述序列中每一个传输块译码结束后,根据所述译码得到的最大路径判断是否满足输出条件;判断满足输出条件时,将所述最大路...
  • 本发明属于通信技术领域,本发明公开了一种修正音频信号的方法及装置。本发明方法包括:在音频信号数据帧边界附近截取一段信号;对截取的所述信号进行线性处理,得到新的信号;计算该新的信号的测评指标,当计算所得的测评指标小于预置的测评指标时,继续...
  • 本发明公开了一种Turbo码译码方法,对一帧数据进行分块得到多个子块,对分块得到的各子块进行迭代译码时,计算子块的边界路径度量值的方法包括:当所述子块的边界路径度量值能够在其它子块本次迭代译码中得到时,将其它子块本次迭代中得到的路径度量...
  • 本发明公开了一种时钟锁相环输出频率调整方法,包括:A、判断输入时钟源当前状态为漂动产生输入状态或飘动传递输入状态;B、若输入时钟源当前状态为漂动产生输入状态,则用漂动产生调相参数计算出锁相环输出频率调整值;若输入时钟源当前状态为飘动传递...
  • 本发明提出了一种锁相环及提高时钟精度的方法,在锁相环中增加控制处理器、温度传感器和存储器。通过控制处理器来选取合适的数字合成器的调整值写入数字合成器,消除振荡器的初始频率偏差,从而提高设备的自由的时钟指标;以及在系统正常跟踪时通过计算获...
  • 本发明涉及一种自动调整边界扫描测试时钟频率的装置,包括有扫描单元,用于在TCK频率下对扫描链路进行扫描并判断TCK频率是否可靠;调整单元,用于设置所述扫描单元的初始TCK频率并在设置的TCK频率不可靠时降低所述当前TCK频率;第一判断单...
  • 本实用新型涉及一种模拟锁相环模块,包括顺序连接的1/M分频器、鉴相器、环路滤波器及压控振荡器,位于压控振荡器与鉴相器间的1/N分频器,和可设置在分频、鉴相器前或后的受控与自由振荡的转换控制电路。该控制电路在参考源时钟丢失时使锁相环从受控...
  • 一种控制时钟信号切换时相位瞬变的设备和方法。所述设备包括主、备用时钟板(101、102)和选择单元(103),主、备用时钟板都包括频率提升单元(101A、102A)和分频单元(101B、102B),都将主/从时钟信号频率提升再分频后送给...
  • 一种工作可靠的时钟鉴相逻辑电路,是由四个D触发器、一个二选一选择器和两个反相器构成的,其中第一D触发器和第二D触发器的时钟输入端分别接收来自外界需要鉴相的第一时钟信号和第二时钟信号,其输出端有时钟相差信号、时钟相位超前标志信号和滞后标志...
  • 注入型同步窄带再生锁相环(ISNRPLL),包括:由注入同步窄带再生压控振荡器(ISNRVCO)和异或倍频电路组成的同步振荡环路,由数字鉴相器、电荷泵及环路滤波器组成的锁相环路,以及输出数据的D触发器。其ISNRVCO电路对谐振回路本身...
  • 本发明公开了一种数字本振信号产生方法及其数字控制振荡器,在查表幅度输出单元相位运算中,将截尾模块单元输出的相位拆分为粗大相位和细小步进长度;以粗大相位位数作为查表地址查找粗大相位存储表得到粗大相位正弦值和粗大相位余弦值;将得到的粗大相位...
  • 本发明为一种数字本振信号产生方法及其数字控制振荡器,对查表幅度输出作了改进,将截尾模块输出的相位拆分为高位地址和低位地址;以高位地址作为查表地址查找高位地址存储表得到高位地址值,以低位地址作为查表地址查找低位地址存储表,得到低位地址值;...
  • 一种输入信号锁相控制的鉴相滤波装置,它包括:两个分频单元,分别接收参考时钟和鉴相时钟信号,分频一相同的低频频率;误差门控脉冲发生单元,接收两个分频单元输出的信号,用鉴相时钟信号采样,产生鉴相误差数据序列;数据有效性判决单元,将上述数据逐...
  • 本发明公开了一种自动频率控制辅助捕获的方法及其装置,该方法主要是:在环路初始捕获时,选择环路滤波器参数的控制信号值,将鉴频器的输出信号送入累加器累加,同时送入第一倍乘器倍乘;将累加器的输出信号送入第二倍乘器倍乘,将第一、二倍乘器的输出信...
  • 本发明公开了一种时钟锁相方法及锁相环,当有参考时钟源输入时,由中央处理软件锁相单元在刚开始工作之初就对分频器的工作初始模式进行设置;设置分频器的初始工作模式为快速相位对齐模式,在输出时钟信号与输入时钟信号相位对齐后,再设置分频器为正常工...