飞腾信息技术有限公司专利技术

飞腾信息技术有限公司共有838项专利

  • 本申请提出一种芯片模块接口时钟构建方法、装置、存储介质及电子设备,基于目标模块设置N个时钟子树和时钟主树;目标模块为包括至少一种类别接口逻辑器件的模块,时钟主树包括目标模块中的内部逻辑器件,时钟子树包括目标模块中的一种类别接口逻辑器件;...
  • 本实用新型公开一种CPU发热传热模拟装置、散热测试装置,该模拟装置包括用于模拟待测CPU的发热功耗的发热组件、用于模拟待测CPU的物理结构的模拟外壳组件以及安装底座,发热组件固定设置在所述安装底座上,所述模拟外壳组件布置在所述发热组件上...
  • 本申请提供一种数据通信方法、片上系统以及计算机设备,涉及芯片技术领域。其中,该片上系统包括:封装基板、设置于封装基板上的主处理器、与主处理器相连的金属走线,封装基板包括交替堆叠的参考层和介质层,金属走线设置于封装基板的表面或介质层内;金...
  • 本实用新型公开了一种保护治具、处理装置及电子设备。该保护治具用于与处理装置的基板固连,设置有用于避让基板上的电子元器件的镂空区,且厚度不小于电子元器件凸出基板表面的最大高度。该保护治具能够避免主板在测试过程中因操作失误引起电子元器件被压...
  • 本申请提供一种基于金属线的时序修复方法、设备及介质,涉及芯片技术领域。该方法包括:获取目标集成电路的时序违反关键路径,目标集成电路包括多个逻辑单元,时序违反关键路径上包括至少一条金属线路径;确定时序违反关键路径上各金属线的线延时以及各金...
  • 本申请公开了一种系统寄存器访问指令的执行方法、装置及电子设备,该方法包括:从指令缓存中取出系统寄存器访问指令;确定系统寄存器访问指令对应的执行部件,执行部件包括多个执行单元,多个执行单元间使用频率或使用时间不同,多个执行单元共享同一发射...
  • 本申请提供一种芯片的模块引脚布线方法、装置、电子设备及存储介质,涉及芯片技术领域。该方法包括:获取目标模块中引脚的走线;根据各走线层的走线轨道的特征信息,确定引脚的走线的目标走线层;按照目标走线层、引脚金属信息以及引脚过孔信息,生成引脚...
  • 本申请提供一种去耦电容选择方法、装置、服务器及可读存储介质,应用于计算机技术领域,该方法在根据板级PDN的设计参数,计算板级PDN运行于预设工作频段中任一工作频率的实际阻抗之后,基于预设阻抗阈值,在预设工作频段中确定第一目标频段,基于第...
  • 本申请公开了一种重排序缓冲区的数据处理方法、装置及存储介质。该方法将一个大的重排序缓冲区拆分为一个主缓冲区和多个子缓冲区,其中,在存储指令信息时,将一批指令的共用信息存储至主缓冲区,将各个指令的特有信息存储至不同的子缓冲区,并在主缓冲区...
  • 本申请实施例提供一种旁路转换缓存器、数据更新方法、内存管理单元及芯片,该旁路转换缓存器包括多个缓存单元,所述多个缓存单元中的各缓存单元被配置为存储一条页表项和一个进程属性值,其中,所述页表项包括地址转换信息,所述进程属性值用于表征与所述...
  • 本申请提供一种微处理器、BIOS固件更新方法、计算机设备及存储介质,微处理器包括:控制单元、密码引擎单元和BIOS闪存;密码引擎单元设置在可信执行环境中,其中:控制单元,用于在获取到待更新的BIOS固件时,通过安全接口将BIOS固件中的...
  • 本公开提供了一种分支指令执行方法、装置、电子设备及存储介质,包括:确认分支指令对应的第一分支的第一属性;响应于所述第一分支的第一属性满足第一属性条件,则不访问分支预测信息队列(BPIQ),执行所述分支指令;其中,所述第一分支的第一属性包...
  • 本实用新型公开了一种PCIE测试装置和系统,PCIE测试装置包括PCIE接口以及集成在FPGA芯片上的码型发生器、并转串模块、输入驱动模块、输出驱动模块、串转并模块和输出检测器,通过码型发生器生成码型数据,并转串模块将码型数据转化为串行...
  • 本公开提供了一种映射表生成方法、装置、设备及存储介质,所述方法包括:建立映射表,所述映射表包括四个块,其中,第一个块和第三个块的深度为第一深度,第二个块和第四个块的深度为第二深度,所述第一深度大于第二深度;基于映射表生成请求,获取映射数...
  • 本发明一种多路服务器系统故障诊断装置、系统及方法,该装置包括:相互连接的Socket故障监测模块以及存储模块,所述Socket故障监测模块用于分别监测多路服务器系统中各Socket内CPU的故障信息,监测到的所述故障信息存储至所述存储模...
  • 本公开提供了一种指令执行方法、装置、设备及存储介质,涉及微处理器技术领域,方法主要包括:获取待执行指令;对待执行指令进行译码,得到译码结果;对待执行指令进行寄存器重命名;对进行寄存器重命名后的待执行指令进行拆分,得到待执行指令对应的微操...
  • 本申请提供一种时序调整方法、装置、设备以及存储介质,涉及计算机技术领域。该时序调整方法包括:从目标芯片中处于同一时钟域的负载中确定多个目标子系统,各目标子系统处于目标时钟线的不同分支上;分别将每个目标子系统作为一个独立时钟点,各独立时钟...
  • 本申请提出一种时序违例修复方法、装置、存储介质及电子设备,包括:通过集成电路的布局布线图确定目标点,其中,目标点为集成电路中出现最小脉冲宽度违例的时序单元;在目标点对应的目标时钟路径的负载大于预设的第一负载阈值时,在目标点的时钟端插入缓...
  • 本申请实施例提供一种芯片的模块布局方法、装置、计算机设备及存储介质,该方法包括:根据待布局的至少一个目标模块的布局参数以及预设的密度阈值,确定平面布置图对应的目标区域;根据所述至少一个目标模块之间的关联关系,生成模块序列,所述模块序列中...
  • 本申请公开了一种TLB表项的存储方法、装置及存储介质。该方法将一个大的TLB表拆分为多个TLB子表,并通过多个TLB子表对TLB表中的TLB表项进行分级或分类管理,其中,将指令通用的TLB表项存储至第一TLB子表,将其它TLB表项存储至...