ARM有限公司专利技术

ARM有限公司共有1319项专利

  • 本发明涉及一种图形处理器,该图形处理器包括可用于实现通用流水线阶段集合的一个或多个处理电路,该通用流水线阶段集合可被配置为待针对处理流水线执行的相应不同着色器阶段。使用合适的流水线配置信息来控制执行期望的处理流水线的处理电路的操作,该合...
  • 性能监测电路(40)具有事件计数器(42),每个事件计数器基于在由处理电路处理软件期间监测事件而维护相应事件计数值。控制电路(44)基于计数器配置信息而配置事件计数器。针对事件计数器的至少一个子集,该子集内的给定事件计数器(42)支持链...
  • 存储器访问请求的目标虚拟地址被转换为目标物理地址(PA)。该存储器访问请求与多个域中的一个域相关联,该多个域至少包括与更低安全物理地址空间(PAS)相关联的更低安全域和与更高安全PAS相关联的更高安全域。PAS选择电路16、20选择用于...
  • 访问控制电路(15)响应于内存访问请求而将基于地址指针(42)的标记部分(40)来确定的标记值和与内存位置相关联的分配标记(32)进行比较,该内存位置由根据地址指针确定的内存地址标识。响应于该比较指示给定结果,执行标记错误响应。执行标记...
  • 一种用于使图形处理器针对该图形处理器能够执行的图形处理流水线执行处理工作的命令。要针对图形处理流水线执行处理工作的命令包括具有能够由图形处理器的命令处理电路解释以标识出该命令是要针对图形处理流水线执行处理工作的命令的通用操作码的第一部分...
  • 多芯片数据处理系统的第一芯片的超级家庭节点管理以下项的一致性:由本地高速缓存代理访问的本地高速缓存行和远程高速缓存行两者;和由一个或多个第二芯片的高速缓存代理访问的本地高速缓存行。该本地高速缓存行和远程高速缓存行两者都存储在共享高速缓存...
  • 一种被配置用于处置任务数据的存储器单元,该任务数据将要执行的任务描述为操作图,其中每个操作映射到对应执行单元,并且其中该图中的操作之间的每个连接映射到该执行单元的对应存储元件。该任务数据定义操作空间,该操作空间表示由数据块表示的要执行的...
  • 一种数据处理装置包括执行电路,该执行电路使用推测执行多个指令。节流电路节流该推测被执行的程度,并且该节流电路基于该指令的可用性来控制节流推测。
  • 本发明公开了一种装置,该装置包括请求接收电路,该请求接收电路用于接收指定以下项的给定存储器系统请求:给定物理地址空间中的目标地址以及指示与该存储器系统请求相关联的选定存储器加密上下文的目标存储器加密上下文标识符(MECID)。探听过滤电...
  • 一种用于通过以下过程处置数据的处理器和方法:从存储装置获得操作,分析这些操作中的每个操作以确定相关联的操作空间,并生成至少一个操作集,其中该操作集的操作具有基本类似的操作空间。接收张量形式的输入数据;以及将该输入数据作为输入分配给该操作...
  • 用于存储器的控制电路包括状态机,该状态机包括与存储器的爆破操作的最大可用列数对应的多个状态元件;一组寄存器,该组寄存器包括用于每个状态元件的对应寄存器;以及最末周期检测电路,该最末周期检测电路的结构被设计为将该组寄存器的输出与该状态机的...
  • 一种用于对存储器进行写入操作的方法,该方法包括:开始用于在同一行中写入n个字的写入操作,包括在第一时钟周期期间加载该n个字中的第一个字,其中n是大于1的整数;加载该n个字中的一个或多个附加字,该一个或多个附加字各自在对应的一个或多个附加...
  • 本公开涉及静态随机存取存储器中的提高吞吐量读取。一种用于存储器的读取电路系统包括:列读出多路复用器(MUX),该列读出MUX耦接到存储器的一组列,其中列读出MUX从控制电路接收列选择信号,以从一组列中输出对应的列输出;和单个感测放大器,...
  • 存储器诸如SRAM高速缓存中的浪涌电流可以通过使用一个或多个集成延迟元件诸如反相器、RC延迟线等来管理,以显著减慢存储器阵列中的存储器实例之间的掉电信号传播。在一些示例中,延迟可以在存储器实例之间,而在其他示例中,延迟也被引入存储器实例...
  • 针对至少一个目标转换表条目地址执行转换表条目加载/存储操作,该至少一个目标转换表条目地址是根据标识输入地址空间中的选定地址的软件定义地址信息来选择的。每个目标转换表条目地址包括提供用于将该选定地址从该输入地址空间转换到输出地址空间的地址...
  • 一种装置包括:高速缓存;和控制电路,该控制电路用于从一个或多个未决高速缓存访问事务当中选择要由该高速缓存服务的至少一个高速缓存访问事务。响应于高速缓存分配事务由该控制电路选择用于由该高速缓存服务,该高速缓存被配置为开始高速缓存分配过程,...
  • 执行电路(14)响应于触发指令而执行处理操作。候选指令存储电路(11)存储触发指令,该触发指令各自指定指示至少一个条件的条件信息(40)。发布电路(12)响应于确定/预测由给定触发指令指示的条件被满足而发布该给定触发指令以供执行。该执行...
  • 本申请涉及装置、系统、含芯片产品和非暂态计算机可读介质。该装置中的执行电路系统响应于引用寄存器文件的给定源寄存器的指令,对预处理的操作数数据执行数据处理操作。与该寄存器文件分离的缓冲区存储预处理的操作数数据。当保证无中间指令将导致对再用...
  • 提供了一种控制装置,其中断言电路使针对多个使用设备从初始使用改变其对资源的使用的请求生效。接收电路从该使用设备接收对该请求的响应,并且提示电路使向该多个使用设备中尚未接收到该响应的那些使用设备发出的提示生效,该提示表明响应于该请求的拒绝...
  • 提供了装置(10)和方法,其中该装置包括中断检测电路(40)和中断跟踪电路(44),该中断检测电路检测由至少一个中断源(14)引发的中断,该中断跟踪电路管理一个或多个硬件管理的链表数据结构以跟踪由该中断检测电路检测到的挂起中断。还提供了...